• / 53
  • 下載費用:30 金幣  

存儲型顯示裝置及電子設備.pdf

摘要
申請專利號:

CN201610407299.1

申請日:

2016.06.12

公開號:

CN106257575A

公開日:

2016.12.28

當前法律狀態:

撤回

有效性:

無權

法律詳情: 發明專利申請公布后的視為撤回IPC(主分類):G09G 3/34申請公布日:20161228|||公開
IPC分類號: G09G3/34 主分類號: G09G3/34
申請人: 精工愛普生株式會社
發明人: 山崎克則
地址: 日本東京都
優先權: 2015.06.22 JP 2015-124855
專利代理機構: 北京市中咨律師事務所 11247 代理人: 張軼楠;段承恩
PDF完整版下載: PDF下載
法律狀態
申請(專利)號:

CN201610407299.1

授權公告號:

|||

法律狀態公告日:

2019.01.04|||2016.12.28

法律狀態類型:

發明專利申請公布后的視為撤回|||公開

摘要

一種存儲型顯示裝置及電子設備,能夠實現在僅對一部分的行進行重寫時縮短向像素電極寫入數據信號所需的時間以及降低消耗電力。存儲型顯示裝置具備:設置有n列的第1控制線;設置有m行的第2控制線;以及由n×m個像素構成的顯示部,顯示部具備像素電極、對置電極、像素開關元件及像素存儲電路,存儲型顯示裝置具備:用于按各行向像素電極供給電源的支電源線;干電源線;像素電極開關電路;電源線開關電路,分別連接于干電源線與針對各行的支電源線之間,分別選擇干電源線與針對各行的支電源線的連接狀態;控制電路;及向第2控制線輸出信號的掃描線驅動電路,掃描線驅動電路配置于顯示部的預定的端部側,電源線開關電路配置于顯示部的與預定的端部不同的端部側。

權利要求書

1.一種存儲型顯示裝置,具備:第1控制線,其設置有n列;第2
控制線,其設置有m行;以及顯示部,其通過將顯示元件夾持在一對基板
間而構成,包括n×m個像素,其中,n、m為2以上的整數,
其特征在于,
所述顯示部具備:像素電極;對置電極,其與所述像素電極對置;像
素開關元件,其與所述第1控制線及所述第2控制線連接,對向所述像素
電極施加電源的狀態進行切換;以及像素存儲電路,其與該像素開關元件
連接,
所述存儲型顯示裝置具備:
支電源線,其用于向各行的所述像素電極供給電源;
干電源線,其設置為對于各行的所述支電源線為共用,用于向所述支
電源線供給電源;
像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;
電源線開關電路,其連接在所述干電源線與各行的所述支電源線之間,
對所述干電源線與各行的所述支電源線的連接狀態進行選擇;
控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地按
各行使所述干電源線與所述支電源線斷開或連接;以及
掃描線驅動電路,其向所述第2控制線輸出信號,
所述掃描線驅動電路配置在所述顯示部的預定的端部側,所述電源線
開關電路配置在所述顯示部的與所述預定的端部不同的端部側。
2.根據權利要求1所述的存儲型顯示裝置,其特征在于,
所述掃描線驅動電路與所述電源線開關電路隔著所述顯示部沿著所述
行的方向配置。
3.一種存儲型顯示裝置,具備:第1控制線,其設置有n列;第2控
制線,其設置有m行;以及顯示部,其通過將顯示元件夾持在一對基板間
而構成,包括n×m個像素,其中,n、m為2以上的整數,
其特征在于,
所述顯示部具備:像素電極;對置電極,其與所述像素電極對置;像
素開關元件,其與所述第1控制線及所述第2控制線連接,對向所述像素
電極施加電源的狀態進行切換;以及像素存儲電路,其與該像素開關元件
連接,
所述存儲型顯示裝置具備:
支電源線,其用于向各行的所述像素電極供給電源;
干電源線,其設置為對于各行的所述支電源線為共用,用于向所述支
電源線供給電源;
像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;
電源線開關電路,其具有多個單位電源線開關電路,所述單位電源線
開關電路連接在所述干電源線與所述支電源線之間,對所述干電源線與所
述支電源線的連接狀態進行選擇;以及
控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地使
所述干電源線與所述支電源線斷開或連接,
所述單位電源線開關電路分別配置在所述顯示部的所述行的方向上的
一端側及另一端側,配置在所述一端側及所述另一端側的所述單位電源線
開關電路與同一所述行的所述支電源線連接。
4.一種存儲型顯示裝置,具備:第1控制線,其設置有n列;第2控
制線,其設置有m行;以及顯示部,其通過將顯示元件夾持在一對基板間
而構成,包括n×m個像素,其中,n、m為2以上的整數,
其特征在于,
所述顯示部具備:像素電極;對置電極,其與所述像素電極對置;像
素開關元件,其與所述第1控制線及所述第2控制線連接,對向所述像素
電極施加電源的狀態進行切換;以及像素存儲電路,其與該像素開關元件
連接,
所述存儲型顯示裝置具備:
支電源線,其用于向各行的所述像素電極供給電源;
干電源線,其設置為對于各行的所述支電源線為共用,用于向所述支
電源線供給電源;
像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;
電源線開關電路,其具有多個單位電源線開關電路,所述單位電源線
開關電路連接在所述干電源線與所述支電源線之間,對所述干電源線與所
述支電源線的連接狀態進行選擇;以及
控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地使
所述干電源線與所述支電源線斷開或連接,
所述單位電源線開關電路配置在所述顯示部的所述行的方向上的一端
側和另一端側,并且,針對1個所述支電源線設置有1個。
5.根據權利要求1至4中任一項所述的存儲型顯示裝置,其特征在于,
所述單位電源線開關電路交替地配置在所述顯示部的所述行的方向上
的一端側和另一端側。
6.根據權利要求1至5中任一項所述的存儲型顯示裝置,其特征在于,
所述電源線開關電路連接在所述干電源線與各行的所述支電源線之
間,對所述干電源線與各行的所述支電源線的連接狀態進行選擇,
所述控制電路與有無所述像素存儲電路所存儲的內容的重寫對應地按
各行使所述干電源線與所述支電源線斷開或連接。
7.根據權利要求1至5中任一項所述的存儲型顯示裝置,其特征在于,
所述電源線開關電路連接在所述干電源線與針對多個行的所述支電源
線之間,對所述干電源線與針對多個行的所述支電源線的連接狀態進行選
擇,
所述控制電路與有無所述像素存儲電路所存儲的內容的重寫對應地按
多個行使所述干電源線與所述支電源線斷開或連接。
8.一種存儲型顯示裝置,具備:第1控制線,其設置有n列;第2控
制線,其設置有m行;以及顯示部,其通過將顯示元件夾持在一對基板間
而構成,包括n×m個像素,其中,n、m為2以上的整數,
其特征在于,
所述顯示部具備:像素電極;對置電極,其與所述像素電極對置;像
素開關元件,其與所述第1控制線及所述第2控制線連接,對向所述像素
電極施加電源的狀態進行切換;以及像素存儲電路,其與該像素開關元件
連接,
所述存儲型顯示裝置具備:
支電源線,其用于向各行的所述像素電極供給電源;
干電源線,其設置為對于各行的所述支電源線為共用,用于向所述支
電源線供給電源;
像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;
電源線開關電路,其分別連接在所述干電源線與針對多個行的所述支
電源線之間,對所述干電源線與針對多個行的所述支電源線的連接狀態分
別進行選擇;以及
控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地按
多個行使所述干電源線與所述支電源線斷開或連接。
9.根據權利要求1至8中任一項所述的存儲型顯示裝置,其特征在于,
所述存儲型顯示裝置具備:
第1電源線,其與所述像素存儲電路的高電位電源端子連接;
第2電源線,其與所述像素存儲電路的低電位電源端子連接;
第1共用電源線,其連接有所述第1電源線;以及
第2共用電源線,其連接有所述第2電源線,
由在所述行的方向上相鄰的2個所述像素兼用所述第1共用電源線和
所述第2共用電源線中的至少一方。
10.根據權利要求1至9中任一項所述的存儲型顯示裝置,其特征在
于,
所述存儲型顯示裝置具備連接電路,該連接電路將對于所述干電源線
為斷開狀態的所述支電源線與連接于所述共用電極的電源線連接。
11.根據權利要求1至10中任一項所述的存儲型顯示裝置,其特征在
于,
所述像素存儲電路為電容器。
12.根據權利要求1至10中任一項所述的存儲型顯示裝置,其特征在
于,
所述像素存儲電路具備鎖存電路。
13.根據權利要求1至12中任一項所述的存儲型顯示裝置,其特征在
于,
所述電源線開關電路具備傳輸門。
14.根據權利要求1至13中任一項所述的存儲型顯示裝置,其特征在
于,
所述存儲型顯示裝置具備:電源線存儲電路,其與所述電源線開關電
路連接,決定所述電源線開關電路的驅動狀態;以及復位電路,其將該電
源線存儲電路的內容復位。
15.根據權利要求1至14中任一項所述的存儲型顯示裝置,其特征在
于,
所述存儲型顯示裝置具備:存儲開關元件,其在所述復位電路中與所
述第2控制線連接,對供給寫入至所述電源線存儲電路的電壓的電源線選
擇信號線與所述電源線存儲電路的連接狀態進行切換;以及門使能電路,
在利用該存儲開關元件使所述電源線存儲電路與所述電源線選擇信號線成
為連接狀態時,該門使能電路使所述像素開關元件與所述第2控制線斷開。
16.一種電子設備,其特征在于,
具備權利要求1至15中任一項所述的存儲型顯示裝置。

說明書

存儲型顯示裝置及電子設備

技術領域

本發明涉及存儲型顯示裝置以及電子設備。

背景技術

已知若對使帶電微粒分散于液體中而得的分散系統施加電場,則帶電
微粒會在液體中移動(泳動)。上述現象被稱為電泳,近年來,利用上述電
泳使期望的信息(圖像)得以顯示的電泳顯示裝置開始普遍地普及。

例如專利文獻1中公開了具備微囊型的電泳元件的電泳顯示裝置,上
述微囊型的電泳元件包括像素電極、對置電極以及配置在像素電極與對置
電極之間的微囊。微囊中封入有用于使電泳微粒在微囊內分散的分散介質、
多個白色微粒、以及多個黑色微粒。

現有技術文獻

專利文獻1:日本特開2010-256919號公報

發明內容

在專利文獻1的裝置中,針對每個像素而內置有存儲器,根據存儲器
的內容而設定對像素電極施加的電壓。具體而言,根據存儲器的內容使多
個支電源線的任一個與像素電極連接,由此將供給至該電源線的電壓施加
于像素電極。各行的多個支電源線與共用的多個干電源線連接,從多個干
電源線向各行的多個支電源線供給電壓。

因此,在即使僅變更一部分的行的顯示的情況下,也將該變更所需的
電壓供給至多個干電源線,并對所有的行的多個支電源線供給該電壓。結
果,在不執行顯示的變更的行中,需要復雜的定序以使顯示不被變更,重
寫時間會變長。另外,在不執行顯示的變更的行中也需要進行存儲器的內
容的重寫等,結果導致消耗電力增大。

本發明的目的在于提供能夠實現在僅對一部分的行進行重寫時向像素
電極寫入數據信號所需的時間的縮短和消耗電力的降低的存儲型顯示裝置
以及電子設備。

用于解決問題的技術方案

本發明是為了解決上述問題的至少一部分而完成的,能夠作為以下方
式或應用例而實現。

本發明的存儲型顯示裝置具備:

第1控制線,其設置有n(n為2以上的整數)列;

第2控制線,其設置有m(m為2以上的整數)行;以及

顯示部,其通過將顯示元件夾持在一對基板間而構成,包括n×m個
像素,所述存儲型顯示裝置的特征在于,

所述顯示部具備:像素電極,其針對每個所述像素而形成;對置電極,
其隔著所述顯示元件與多個所述像素電極對置;像素開關元件,其與所述
第1控制線及所述第2控制線連接,對向所述像素電極施加電源的狀態進
行切換;以及像素存儲電路,其與該像素開關元件連接,

所述存儲型顯示裝置具備:

支電源線,其用于按各行向所述像素電極供給電源;

干電源線,其設置為對于針對各行的所述支電源線為共用,用于向所
述支電源線供給電源;

像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;

電源線開關電路,其分別連接在所述干電源線與針對各行的所述支電
源線之間,對所述干電源線與針對各行的所述支電源線的連接狀態分別進
行選擇;

控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地按
各行使所述干電源線與所述支電源線斷開或連接;以及

掃描線驅動電路,其向所述第2控制線輸出信號,

所述掃描線驅動電路配置在所述顯示部的預定的端部側,所述電源線
開關電路配置在所述顯示部的與所述預定的端部不同的端部側。

由此,在存在對存儲于像素存儲電路的內容的重寫的情況下,在與該
像素存儲電路對應的行中,只要借助控制電路使支電源線與干電源線連接
即可。另外,在不存在對存儲于像素存儲電路的內容的重寫的情況下,在
與該像素存儲電路對應的行中,只要借助控制電路使支電源線與干電源線
斷開即可。像素存儲電路的內容的重寫通過以下方式來執行:利用第2控
制線使與該像素存儲電路連接的像素開關形成為導通狀態,從與該像素開
關連接的第1控制線供給與重寫相應的數據信號。例如在高電平的數據信
號被寫入至像素存儲電路的情況下,像素電極開關電路將用于供給與高電
平對應的電壓的支電源線與像素電極設為連接狀態。在與執行重寫的像素
存儲電路對應的行中,使支電源線與干電源線連接,因此,從被供給與高
電平對應的電壓的干電源線向用于供給與高電平對應的電壓的支電源線供
給與高電平對應的電壓,對像素電極施加與高電平對應的電壓,執行與像
素存儲電路的內容相應的重寫。另外,在低電平的數據信號被寫入至像素
存儲電路的情況下,將用于供給與低電平對應的電壓的支電源線與像素電
極設為連接狀態。在與執行重寫的像素存儲電路對應的行中,使支電源線
與干電源線連接,因此,從被供給與低電平對應的電壓的干電源線向用于
供給與低電平對應的電壓的支電源線供給與低電平對應的電壓,對像素電
極施加與低電平對應的電壓,執行與像素存儲電路的內容相應的重寫。另
一方面,在不執行像素存儲電路的內容的重寫的情況下,在與該像素存儲
電路對應的行中,使支電源線與干電源線斷開。因此,即使在根據像素存
儲電路的內容而使支電源線與像素電極形成為連接狀態的情況下,像素電
極開關電路也不對支電源線供給電壓,因此,結果對像素電極也不施加電
壓。因此,在與該存儲電路對應的行中,不執行顯示的變更。如上,只要
僅在對像素存儲電路的內容進行重寫的行中使支電源線與干電源線連接、
且進行基于第2控制線的像素開關元件的驅動即可,因此,重寫時間得以
縮短,并且消耗電力的降低得以實現。

另外,將掃描線驅動電路配置于顯示部的預定的端部側,將電源線開
關電路配置于顯示部的與所述預定的端部不同的端部側,由此能夠使位于
顯示部的預定的端部側和與所述預定的端部不同的端部側的邊框(非顯示
區域)的尺寸幾乎相等。在該情況下,例如將掃描線驅動電路配置于顯示
部的一端側,將電源線開關電路配置于顯示部的另一端側,由此能夠使位
于顯示部的一端側和另一端側的邊框的尺寸幾乎相等。

此外,第1控制線是包含數據線等在內的概念,可以在各列設置有多
個。另外,第2控制線是包含掃描線等在內的概念,可以在各行設置有多
個。顯示元件是包含電泳元件、液晶、電致變色元件等在內的概念。像素
開關元件是包含晶體管、傳輸門等在內的概念。像素存儲電路是包含電容
器、鎖存電路等在內的概念。支電源線可以在各行設置有多個,干電源線
也可以與支電源線對應地設置有多個。

在本發明的存儲型顯示裝置中,優選地,所述掃描線驅動電路與所述
電源線開關電路隔著所述顯示部沿著所述行的方向配置。

由此,能夠使位于顯示部的行的方向上的一端側和另一端側的邊框(非
顯示區域)的尺寸幾乎相等。

本發明的存儲型顯示裝置具備:

第1控制線,其設置有n(n為2以上的整數)列;

第2控制線,其設置有m(m為2以上的整數)行;以及

顯示部,其通過將顯示元件夾持在一對基板間而構成,包括n×m個
像素,其特征在于,

所述顯示部具備:像素電極,其針對每個所述像素而形成;對置電極,
其隔著所述顯示元件與多個所述像素電極對置;像素開關元件,其與所述
第1控制線及所述第2控制線連接,對向所述像素電極施加電源的狀態進
行切換;以及像素存儲電路,其與該像素開關元件連接,

所述存儲型顯示裝置具備:

支電源線,其用于按各行向所述像素電極供給電源;

干電源線,其設置為對于針對各行的所述支電源線為共用,用于向所
述支電源線供給電源;

像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;

電源線開關電路,其具有多個單位電源線開關電路,該單位電源線開
關電路連接在所述干電源線與所述支電源線之間,對所述干電源線與所述
支電源線的連接狀態進行選擇;以及

控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地使
所述干電源線與所述支電源線斷開或連接,

所述單位電源線開關電路分別配置在所述顯示部的所述行的方向上的
一端側及另一端側,配置在所述一端側及所述另一端側的所述單位電源線
開關電路與同一所述行的所述支電源線連接。

由此,同上所述,重寫時間得以縮短,并且消耗電力的降低得以實現。

另外,單位電源線開關電路分別配置于顯示部的行的方向上的一端側
及另一端側,該配置于一端側及另一端側的單位電源線開關電路與同一行
的支電源線連接,因此,能夠消除或減輕顯示部的行的方向上的顯示不均。

本發明的存儲型顯示裝置具備:

第1控制線,其設置有n(n為2以上的整數)列;

第2控制線,其設置有m(m為2以上的整數)行;以及

顯示部,其通過將顯示元件夾持在一對基板間而構成,包括n×m個
像素,其特征在于,

所述顯示部具備:像素電極,其針對每個所述像素而形成;對置電極,
其隔著所述顯示元件與多個所述像素電極對置;像素開關元件,其與所述
第1控制線及所述第2控制線連接,對向所述像素電極施加電源的狀態進
行切換;以及像素存儲電路,其與上述像素開關元件連接,

所述存儲型顯示裝置具備:

支電源線,其用于按各行向所述像素電極供給電源;

干電源線,其設置為對于針對各行的所述支電源線為共用,用于向所
述支電源線供給電源;

像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;

電源線開關電路,其具有多個單位電源線開關電路,該單位電源線開
關電路連接在所述干電源線與所述支電源線之間,對所述干電源線與所述
支電源線的連接狀態進行選擇;以及

控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地使
所述干電源線與所述支電源線斷開或連接,

所述單位電源線開關電路配置在所述顯示部的所述行的方向上的一端
側和另一端側,并且,針對1個所述支電源線設置有1個。

由此,同上所述,重寫時間得以縮短,并且消耗電力的降低得以實現。

另外,單位電源線開關電路配置于顯示部的行的方向上的一端側和另
一端側,因此,顯示部的行的方向上的顯示不均的方向在配置于所述一端
側的行和配置于所述另一端側的行變為相反方向,該顯示部的行的方向上
的顯示不均被抵消或者減輕。

在本發明的存儲型顯示裝置中,優選地,所述單位電源線開關電路交
替地配置在所述顯示部的所述行的方向上的一端側和另一端側。

由此,顯示部的行的方向上的顯示不均的方向按每1行變為相反的方
向,從而該顯示部的行的方向上的顯示不均被抵消或者減輕。

在本發明的存儲型顯示裝置中,優選地,所述電源線開關電路分別連
接在所述干電源線與針對各行的所述支電源線之間,分別對所述干電源線
與針對各行的所述支電源線的連接狀態進行選擇,

所述控制電路與有無所述像素存儲電路所存儲的內容的重寫對應地按
各行使所述干電源線與所述支電源線斷開或連接。

由此,能夠分別獨立地對各像素進行控制。

在本發明的存儲型顯示裝置中,優選地,所述電源線開關電路分別連
接在所述干電源線與針對多個行的所述支電源線之間,分別對所述干電源
線與針對多個行的所述支電源線的連接狀態進行選擇,

所述控制電路與有無所述像素存儲電路所存儲的內容的重寫對應地按
多個行使所述干電源線與所述支電源線斷開或連接。

由此,能夠使電源線開關電路的結構簡化,即,能夠減小電源線開關
電路的規模。由此,能夠實現消耗電力的降低,并且能夠減小顯示部的外
側的邊框(非顯示區域)的尺寸。

本發明的存儲型顯示裝置具備:

第1控制線,其設置有n(n為2以上的整數)列;

第2控制線,其設置有m(m為2以上的整數)行;以及

顯示部,其通過將顯示元件夾持在一對基板間而構成,包括n×m個
像素,其特征在于,

所述顯示部具備:像素電極,其針對每個所述像素而形成;對置電極,
其隔著所述顯示元件而與多個所述像素電極對置;像素開關元件,其與所
述第1控制線及所述第2控制線連接,對向所述像素電極施加電源的狀態
進行切換;以及像素存儲電路,其與該像素開關元件連接,

所述存儲型顯示裝置具備:

支電源線,其用于按各行向所述像素電極供給電源;

干電源線,其設置為對于針對各行的所述支電源線為共用,用于向所
述支電源線供給電源;

像素電極開關電路,其根據所述像素存儲電路所存儲的內容對所述支
電源線與所述像素電極的連接狀態進行切換;

電源線開關電路,其分別連接在所述干電源線與針對多個行的所述支
電源線之間,分別對所述干電源線與針對多個行的所述支電源線的連接狀
態進行選擇;以及

控制電路,其與有無所述像素存儲電路所存儲的內容的重寫對應地按
多個行使所述干電源線與所述支電源線斷開或連接。

由此,同上所述,重寫時間得以縮短,并且消耗電力的降低得以實現。

另外,電源線開關電路構成為分別對干電源線與針對多個行的支電源
線的連接狀態進行選擇,因此,能夠使電源線開關電路的結構簡化,即,
能夠減小電源線開關電路的規模。由此,能夠實現消耗電力的降低,并且
能夠減小顯示部的外側的邊框(非顯示區域)的尺寸。

在本發明的存儲型顯示裝置中,優選地,具備:

第1電源線,其與所述像素存儲電路的高電位電源端子連接;

第2電源線,其與所述像素存儲電路的低電位電源端子連接;

第1共用電源線,其連接有所述第1電源線;以及

第2共用電源線,其連接有所述第2電源線,

由在所述行的方向上相鄰的2個所述像素兼用所述第1共用電源線和
所述第2共用電源線中的至少一方。

由此,能夠減小行的方向上的像素間距,能夠實現高精細化,另外還
能夠使電路構成簡化。

在本發明的存儲型顯示裝置中,優選地,具備連接電路,該連接電路
將對于所述干電源線為斷開狀態的所述支電源線與連接于所述共用電極的
電源線連接。

由此,在未對像素存儲電路的內容執行重寫的行中,施加于共用電極
的電壓經由支電源線而施加于像素電極。因此,像素電極與共用電極形成
為相同的電位,顯示不會被變更。

在本發明的存儲型顯示裝置中,優選地,所述像素存儲電路為電容器。

由此,根據積蓄于電容器的電壓并利用像素電極開關電路來對支電源
線與像素電極的連接狀態進行切換。

在本發明的存儲型顯示裝置中,優選地,所述像素存儲電路具備鎖存
電路。

由此,根據寫入至鎖存電路的電壓并利用像素電極開關電路來對支電
源線與像素電極的連接狀態進行切換。

在本發明的存儲型顯示裝置中,優選地,所述電源線開關電路具備傳
輸門。

由此,利用連接電阻低的傳輸門將施加于干電源線的電壓可靠地供給
至支電源線。

在本發明的存儲型顯示裝置中,優選地,具備:電源線存儲電路,其
與所述電源線開關電路連接,決定所述電源線開關電路的驅動狀態;以及
復位電路,其將該電源線存儲電路的內容復位。

由此,電源線開關電路基于寫入至電源線存儲電路的內容而形成為導
通狀態或截止狀態。也就是說,根據寫入至電源線存儲電路的內容來決定
干電源線與支電源線的連接狀態。當執行顯示的變更時,作為初始設定而
利用復位電路使所有電源線存儲電路的內容復位。因此,在初始設定時,
所有干電源線與支電源線形成為斷開狀態,根據寫入至電源線存儲電路的
內容而使得與內容被重寫的像素存儲電路對應的行的支電源線與干電源線
形成為連接狀態。

在本發明的存儲型顯示裝置中,優選地,具備:存儲開關元件,其在
所述復位電路中與所述第2控制線連接,對供給寫入至所述電源線存儲電
路的電壓的電源線選擇信號線與所述電源線存儲電路的連接狀態進行切
換;以及門使能電路,在利用該存儲開關元件使所述電源線存儲電路與所
述電源線選擇信號線形成為連接狀態時,該門使能電路使所述像素開關元
件與所述第2控制線斷開。

由此,當執行電源線存儲電路的復位時,從第2控制線供給使得存儲
開關元件形成為截止狀態的電壓,電源線選擇信號線與電源線存儲電路形
成為連接狀態,供給至電源線選擇信號線的電壓被寫入至電源線存儲電路。
另外,當電源線選擇信號線與電源線存儲電路形成為連接狀態時,利用門
使能電路使像素開關元件與第2控制線斷開。因此,當執行電源線存儲電
路的復位時,即使供給至第2控制線的電壓變動,也不會對像素開關元件
造成影響。

本發明的電子設備的特征在于,具備本發明的存儲型顯示裝置。

由此,在電子設備中,即使在僅對一部分的行的顯示進行變更的情況
下,重寫時間也得以縮短,并且可以實現消耗電力的降低。此外,電子設
備是包含平板終端(tablet)、電子書、智能手機等在內的概念。

附圖說明

圖1是示出本發明的第1實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

圖2是示出像素電路的構成例的圖。

圖3是顯示部的截面圖。

圖4是微囊的構成圖。

圖5是對微囊的工作進行說明的圖。

圖6是對微囊的工作進行說明的圖。

圖7是示出數據線驅動電路的一個構成例的圖。

圖8是對執行重寫的部分行進行說明的圖。

圖9是部分行的重寫顯示所涉及的時序圖。

圖10是示出第2實施方式所涉及的像素電路的構成例的圖。

圖11是示出第3實施方式所涉及的像素電路的構成例的圖。

圖12是示出第3實施方式所涉及的像素電路的構成例的圖。

圖13是示出第3實施方式所涉及的像素電路的構成例的圖。

圖14是示出變形例所涉及的存儲型顯示裝置的主要構成的框圖。

圖15是示出變形例所涉及的像素電路的構成例的圖。

圖16是示出變形例所涉及的像素電路的構成例的圖。

圖17是示出變形例所涉及的像素電路的構成例的圖。

圖18是示出變形例所涉及的像素電路的構成例的圖。

圖19是示出本發明的第4實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

圖20是示出本發明的第5實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

圖21是示出本發明的第6實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

圖22是示出本發明的第7實施方式所涉及的存儲型顯示裝置的主要構
成的圖案布局圖。

圖23是示出本發明的第7實施方式所涉及的存儲型顯示裝置的主要構
成的圖案布局圖。

圖24是示出本發明的第8實施方式所涉及的存儲型顯示裝置的主要構
成的圖案布局圖。

圖25是示出本發明的第8實施方式所涉及的存儲型顯示裝置的主要構
成的圖案布局圖。

圖26是示出本發明的第9實施方式所涉及的存儲型顯示裝置的主要構
成的圖案布局圖。

圖27是示出本發明的第9實施方式所涉及的存儲型顯示裝置的主要構
成的圖案布局圖。

圖28是電子設備(信息終端)的立體圖。

圖29是電子設備(電子紙)的立體圖。

圖30是示出比較例所涉及的存儲型顯示裝置的主要構成的框圖。

圖31是示出比較例所涉及的像素電路的構成例的圖。

圖32是比較例所涉及的部分行的重寫顯示所涉及的時序圖。

附圖標記的說明

10…電泳面板;13…第1電源線;14…第2電源線;20…控制電路;
25…存儲電路;28…元件基板;29…對置基板;30…顯示部;31…粘接劑
層;32、321、323…掃描線;34、34a、34b…數據線;35…開關電路;36、
37…傳輸門;40…驅動部;42…掃描線驅動電路;44…數據線驅動電路;
44-1…移位寄存器;44-2…第1鎖存電路;44-3…第2鎖存電路;50…電泳
元件;51…像素電極;52…共用電極;53…微囊;54…分散介質;55…白
色微粒;56…黑色微粒;57…離子層;60…信號線;61…第1干電源線;
62…第2干電源線;63、631、632…第1支電源線;64、641、642…第2
支電源線;65…電源線;66…信號線;67…復位信號線;68…門使能線;
80…支電源線選擇電路;81…支電源線連接電路;801…單位支電源線連接
電路;90、91…傳輸門;92…存儲電路;93、94…電阻器;95…反相器
(inverter);96、97…傳輸門;98…門使能電路;100…電泳顯示裝置;
130…第1共用電源線;140…第2共用電源線;310…信息終端;312…操
作件;314…顯示部;320…電子紙;322…基板;500…電泳顯示裝置;510…
電泳面板;25p1、25p2、36p、37p…P-MOS;25n1、25n2、36n、37n…
N-MOS;C1、C2、Ca、Cb…電容器;GW…掃描信號;N1…輸入端子;
N2、N3…輸出端子;P、P1、P2、P3…像素電路;s1~sn…采樣信號;ST1…
初始設定期間;ST2…編程期間;ST3…驅動期間;ST4…顯示保持期間;
ST2b…第2編程期間;ST3a…第1驅動期間;ST3b…第2驅動期間;Ts…
選擇開關;Tdra、Tdrb…驅動晶體管;Tra…選擇開關;Trb…第1支電源
線選擇開關;Trc…第2支電源線選擇開關;Trd…選擇開關;Tre…第1
支電源線連接開關;Trf…第2枝電源線連接開關;Trg、Trh、Tsa、Tsb…
選擇開關;Vx…數據信號。

具體實施方式

以下,基于附圖所示的優選實施方式對本發明的存儲型顯示裝置以及
電子設備進行詳細說明。

<第1實施方式>

以下,對本發明的第1實施方式進行說明。

圖1是示出作為本發明的第1實施方式所涉及的存儲型顯示裝置的一
個例子的電泳顯示裝置100的主要構成的圖。

此外,以下,為了便于說明,如圖1所示,將相互正交的2個軸設為
X軸及Y軸(其它附圖中也一樣)。另外,將與X軸平行的方向還稱為“X
方向”、“行的方向”,將與Y軸平行的方向還稱為“Y方向”、“列的方向”。
即,X方向與行的方向的含義相同,Y方向與列的方向的含義相同。

如圖1所示,電泳顯示裝置100具備電泳面板10、以及控制電路20。

電泳面板10具備:排列有多個像素電路P的顯示部30;驅動各像素
電路P的驅動部40;以及支電源線選擇電路80。驅動部40具備掃描線驅
動電路42以及數據線驅動電路44。

控制電路20基于從上位裝置供給的影像信號和/或同步信號等而統一
控制電泳面板10的各部分。

在顯示部30形成有作為第2控制線的一個例子而沿X方向延伸的m
根掃描線32、以及作為第1控制線的一個例子而沿Y方向延伸且與掃描線
32交叉的n根數據線34(m、n為2以上的整數)。多個像素電路P配置
于掃描線32與數據線34的交叉處且排列成縱m行×橫n列的行列狀。

圖2是示出像素電路P的構成例的圖。在圖2中,僅示出了位于第i
行(1≤i≤m)的第j列(1≤j≤n)的1個像素電路(像素)P。如該圖所
示,像素電路P包括電泳元件50、選擇開關Ts、存儲電路25以及開關電
路35。

作為像素開關元件的一例的選擇開關Ts由N-MOS(Negative Metal
Oxide Semiconductor;負型金屬氧化物半導體)構成。選擇開關Ts的柵
極部與掃描線32連接,源極側與數據線34連接,漏極側與存儲電路25
連接。選擇開關Ts用于在從掃描線驅動電路42經由掃描線32輸入掃描信
號的期間中,使數據線34與存儲電路25連接,由此將從數據線驅動電路
44經由數據線34輸入的數據信號輸入至存儲電路25。

作為像素存儲電路的一例的存儲電路25是鎖存電路,由2個P-MOS
(Positive Metal Oxide Semiconductor;正型金屬氧化物半導體)25p1、
25p2以及2個N-MOS 25n1、25n2構成。P-MOS 25p1、25p2的源極側與
第1電源線13連接,N-MOS 25n1、25n2的源極側與第2電源線14連接。
因此,P-MOS 25p1及P-MOS 25p2的源極側是存儲電路25的高電位電源
端子,N-MOS 25n1及N-MOS 25n2的源極側是存儲電路25的低電位電源
端子。

另外,作為像素電極開關電路的一例的開關電路35具備第1傳輸門
36和第2傳輸門37。第1傳輸門36具備P-MOS 36p和N-MOS 36n。第
2傳輸門37具備P-MOS 37p和N-MOS 37n。

第1傳輸門36的源極側與第1支電源線63連接,第2傳輸門37的源
極側與第2支電源線64連接。傳輸門36、37的漏極側與像素電極51連接。

存儲電路25具備:與選擇開關Ts的漏極側連接的輸入端子N1;以及
與開關電路35連接的第1輸出端子N2和第2輸出端子N3。

存儲電路25的P-MOS 25p1的柵極部以及N-MOS 25n1的柵極部作
為存儲電路25的輸入端子N1發揮作用。輸入端子N1與選擇開關Ts的漏
極側連接,并且與存儲電路25的第1輸出端子N2(P-MOS 25p2的漏極
側以及N-MOS 25n2的漏極側)連接。

進而,第1輸出端子N2與第1傳輸門36的P-MOS 36p的柵極部以
及第2傳輸門37的N-MOS 37n的柵極部連接。

存儲電路25的P-MOS 25p2的柵極部以及N-MOS 25n2的柵極部作
為存儲電路25的第2輸出端子N3發揮作用。

第2輸出端子N3與P-MOS 25p1的漏極側以及N-MOS 25n1的漏極
側連接,并且與第1傳輸門36的N-MOS 36n的柵極部以及第2傳輸門37
的P-MOS 37p的柵極部連接。

存儲電路25用于保持從選擇開關Ts傳送的數據信號并且向開關電路
35輸入數據信號。

開關電路35基于從存儲電路25輸入的數據信號而擇一性地選擇第1
及第2支電源線63、64中的任一個,作為與像素電極51連接的選擇器發
揮作用。此時,第1及第2傳輸門36、37根據數據信號的電平而只有一方
工作。

具體而言,若向存儲電路25的輸入端子N1輸入低電平(L)作為數
據信號,則從第1輸出端子N2輸出低電平(L),因此,與第1輸出端子
N2(輸入端子N1)連接的晶體管中的、P-MOS 36p工作,另外,與第2
輸出端子N3連接的N-MOS 36n工作而驅動傳輸門36。因此,第1支電
源線63與像素電極51被電連接。

另一方面,若向存儲電路25的輸入端子N1輸入高電平(H)作為數
據信號,則從第1輸出端子N2輸出高電平(H),因此,與第1輸出端子
N2(輸入端子N1)連接的晶體管中的、N-MOS 37n工作,另外,與第2
輸出端子N3連接的P-MOS 37p工作而驅動傳輸門37。因此,第2支電源
線64與像素電極51被電連接。

而且,第1支電源線63或者第2支電源線64經由工作的一方的傳輸
門與像素電極51導通而對像素電極51施加電壓。

另外,存儲電路25能夠如以上那樣將經由選擇開關Ts輸入的數據信
號保持為電壓,即便不進行每隔一定期間的刷新操作,也能夠保持開關電
路35的狀態。因此,能夠利用存儲電路25的功能而保持像素電極51的電
壓。另外,由于能夠設置將不同的信號輸出的多個輸出端子,因此,能夠
進行適合于開關電路35的構成的適當的控制。

如圖3所示,電泳元件50包括:相互面對的像素電極51和共用電極
52;以及配置在像素電極51與共用電極52之間的多個微囊53。在本實施
方式中,共用電極52側是觀察側的電極。此外,由于共用電極52是與像
素電極51對置的電極,因此也稱為對置電極,在本實施方式中,作為共用
電極進行說明。

作為顯示元件的一例的電泳元件50由多個微囊53構成。使用粘接劑
層31將電泳元件50固定于元件基板28與對置基板29之間。即,在電泳
元件50與兩基板28、29之間形成有粘接劑層31。

此外,元件基板28側的粘接劑層31是為了與像素電極51的面粘接而
必須使用的,但對置基板29側的粘接劑層31并非必須的。這是因為設想
了如下情況:預先針對對置基板29,通過一貫的制造工序而制成共用電極
52、多個微囊53以及對置基板29側的粘接劑層31,然后將其作為電泳片
材來處理,在該情況下,作為粘接劑層31所必須使用的僅是元件基板28
側的粘接劑層31。

元件基板28例如是由玻璃、塑料等構成的基板。在元件基板28上形
成有像素電極51,像素電極51按各個像素電路P形成為矩形。在各像素
電極51之間的區域和/或像素電極51的下表面(元件基板28側的層)形
成有圖1、2中示出的掃描線32、數據線34、第1支電源線63、第2支電
源線64、第1電源線13、第2電源線14、選擇開關Ts、存儲電路25、開
關電路35等,圖示省略。

由于對置基板29處于對圖像進行顯示的一側,因此設為例如玻璃等具
有透光性的基板。形成在對置基板29上的共用電極52使用具備透光性和
導電性的材質,例如使用MgAg(鎂銀)、ITO(銦錫氧化物)、IZO(銦
鋅氧化物)等。

此外,電泳元件50一般作為電泳片材處理,上述電泳片材預先在對置
基板29側形成,并包含到粘接劑層31為止。另外,在粘接劑層31側粘貼
有保護用的剝離紙。

在制造工序中,針對另外制造出的形成有像素電極51和/或所述電路
等的元件基板28,粘貼將剝離紙剝離后的該電泳片材,由此形成顯示部30。
因此,在一般的構成中,粘接劑層31僅存在于像素電極51側。

圖4是微囊53的構成圖。微囊53例如具有50μm左右的粒徑且由聚
甲基丙烯酸甲酯、聚甲基丙烯酸乙酯等丙烯酸樹脂、脲醛樹脂、阿拉伯膠
等具有透光性的高分子樹脂形成。上述微囊53被夾持在共用電極52與上
述的像素電極51之間,構成為在一個像素內縱橫地排列有多個微囊53。
以將微囊53的周圍填埋的方式設置有將該微囊53進行固定的粘合劑(省
略圖示)。

微囊53是球狀體,在其內部封入有:作為用于使電泳微粒分散的溶劑
的分散介質54;以及作為電泳微粒的多個白色微粒(電泳微粒)55和多個
黑色微粒(電泳微粒)56的帶電微粒。在本實施方式中,白色微粒帶正電,
黑色微粒帶負電。此外,本發明并不局限于上述那樣的方式,也可以使白
色微粒帶負電,使黑色微粒帶正電。

分散介質54是使白色微粒55和黑色微粒56分散于微囊53內的液體。

作為分散介質54,例如能夠舉出在水、甲醇、乙醇、異丙醇、丁醇、
辛醇、甲氧基乙醇等醇系溶劑、乙酸乙酯、乙酸丁酯等各種酯類、丙酮、
甲基乙基酮、甲基異丁基酮等酮類、戊烷、己烷、辛烷等脂肪烴、環己烷、
甲基環己烷等脂環烴、苯、甲苯、二甲苯、己基苯、庚基苯、辛基苯、壬
基苯、癸基苯、十一烷基苯、十二烷基苯、十三烷基苯、十四烷基苯等具
有長鏈烷基的苯類等芳香烴、二氯甲烷、三氯甲烷、四氯化碳、1,2-二氯
乙烷等鹵代烴、羧酸鹽或者其它各種油類等的一種或者它們的混合物中配
合了表面活性劑等而成的分散介質。

白色微粒55例如是包含二氧化鈦、氧化鋅、三氧化銻等白色顏料的微
粒(聚合物或者膠體),例如帶正電。

黑色微粒56例如是包含苯胺黑、炭黑等黑色顏料的微粒(聚合物或者
膠體),例如帶負電。

因此,白色微粒55及黑色微粒56能夠在分散介質54中利用由像素電
極51與共用電極52之間的電位差所產生的電場而泳動。

能夠根據需要向上述這些顏料中添加包含電解質、表面活性劑、金屬
皂、樹脂、橡膠、油、清漆、化合物等的微粒的電荷控制劑、鈦系偶聯劑、
鋁系偶聯劑、硅烷偶聯劑等分散劑、潤滑劑、穩定化劑等。

利用溶劑中的離子將白色微粒55及黑色微粒56覆蓋,在上述這些微
粒的表面形成有離子層57。帶電的白色微粒55及黑色微粒56與離子層57
之間形成有雙電層。眾所周知,一般情況下,即便施加10kHz以上的頻率
的電場,白色微粒55和/或黑色微粒56等帶電微粒對電場也幾乎無反應,
從而幾乎不泳動。眾所周知,帶電微粒周圍的離子與帶電微粒相比,粒徑
小得多,因此若施加頻率為10kHz以上的電場,則與電場相應地泳動。

圖5及圖6是對微囊53的工作進行說明的圖。此處,舉出未形成有離
子層57的理想的情況為例進行說明。

在像素電極51與共用電極52的關系中,若將像素電極51設為低電位、
且將共用電極52設為高電位,則帶正電的白色微粒55借助由此產生的電
場而在微囊53內向像素電極51側泳動。另一方面,帶負電的黑色微粒56
在微囊53內向共用電極52側泳動。由此,黑色微粒56會聚集在微囊53
內的顯示面側(共用電極52側),從作為觀察側的共用電極52側觀察上述
像素電路P,可以識別出作為黑色微粒56的顏色的“黑色”。

另一方面,在像素電極51與共用電極52的關系中,若將像素電極51
設為高電位、且將共用電極52設為低電位,則帶負電的黑色微粒56借助
由此產生的電場而在微囊53內向像素電極51側泳動。另一方面,帶正電
的白色微粒55在微囊53內向共用電極52側泳動。由此,白色微粒55會
聚集于微囊53的顯示面側(共用電極52側),從作為觀察側的共用電極
52側觀察上述像素電路P,可以識別出作為白色微粒55的顏色的“白色”。

這樣,將像素電極51與共用電極52之間的電壓設定為與想要顯示的
灰度(明亮度)對應的值而使電泳微粒泳動,由此能夠得到所需的灰度顯
示。

此外,若停止向像素電極51與共用電極52之間施加電壓,則電場消
失,因此電泳微粒由于溶劑的粘性阻力而停止。電泳微粒能夠利用溶劑的
粘性阻力而在預定的位置長時間停留,因此具有在預定電壓的施加停止后
也能夠維持施加該預定電壓時的顯示狀態的性質(記憶性)。

此處,以白與黑的2種微粒進行了說明,但也可以是1種微粒或者3
種以上的微粒,微粒的顏色也不局限于白與黑,可以是任意的有色微粒的
組合。

另外,并不局限于在微囊內封入微粒與分散介質的構成,例如可以是
如下構造:在元件基板28上利用環氧樹脂等形成分割為細小的空間的間隔
壁,在其中填充微粒和分散介質,利用粘接劑層31將形成有共用電極52
的對置基板29與間隔壁的頂部接合。

返回至圖1進行說明。

掃描線驅動電路42與支電源線選擇電路80隔著顯示部30而配置于顯
示部30的X方向(行的方向)(圖1中的左右方向)上的一端側和另一端
側。即,掃描線驅動電路42配置于顯示部30的圖1中的右側,支電源線
選擇電路80配置于其相對側、即顯示部30的圖1中的左側。由此,能夠
將位于顯示部30的左右的邊框(非顯示區域)的尺寸設為基本均等。此外,
在圖示的結構中,掃描線驅動電路42配置于右側,支電源線選擇電路80
配置于左側,但并不局限于此,例如可以將掃描線驅動電路42配置于左側,
將支電源線選擇電路80配置于右側。或者,例如可以在由方形構成的顯示
部30的1邊側配置支電源線選擇電路80,在所述1邊以外的3條邊中的
任意邊配置掃描線驅動電路42。即,只要將掃描線驅動電路42配置于顯
示部30的預定的端部側、將支電源線選擇電路80配置于顯示部30的與所
述預定的端部不同的端部側即可。

掃描線驅動電路42將掃描信號(信號)GW[1]~GW[m]向各掃描線32
輸出。此處,將向第i行的掃描線32輸出的掃描信號記為GW[i]。掃描線
驅動電路42僅在預定期間將掃描信號GW[i]設定為有效電平(高電平),
由此屬于第i行的n個像素電路P的選擇開關Ts一齊變化為導通狀態。掃
描信號GW[i]向高電平轉換意味著選擇第i行的掃描線32。另外,掃描線
驅動電路42通常逐個選擇掃描線32而施加高電平的電壓,但具有根據需
要同時選擇所有掃描線32并施加高電平的電壓的功能。進而,掃描線驅動
電路42具有僅依次選擇特定的掃描線32并施加高電平的電壓的功能。

數據線驅動電路44生成與掃描線驅動電路42所選擇的1行(n個)
的像素電路P對應的數據信號(信號)Vx[1]~Vx[n]并將其向各數據線34
輸出。此處,將向第j列的數據線34輸出的數據信號記為Vx[j]。

此處,假定對位于第i行的第j列的像素電路P供給數據信號Vx的情
況。在該情況下,數據線驅動電路44與掃描線驅動電路42選擇第i行的
掃描線32的定時同步地將與對該像素電路P指定的灰度(“指定灰度”)
對應的大小的電壓信號作為數據信號Vx[j]向第j列的數據線34輸出。另
外,數據線驅動電路44還具有根據需要使所有數據線34變為高阻抗的功
能。

該數據信號Vx[j]經由導通狀態的選擇開關Ts(參照圖2)而供給至該
像素電路P的存儲電路25的輸入端子N1,存儲電路25的內容被編程為
指定灰度。由此,該像素電路P的電泳元件50的兩端間的電壓(像素電
極51與共用電極52之間的電壓)被設定為與該像素電路P的指定灰度對
應的值。

這樣,驅動部40選擇第i行的掃描線32,并且將與位于第i行的第j
列的像素電路P的指定灰度對應的大小的數據信號Vx[j]向第j列的數據線
34輸出。該工作稱為針對該像素電路P的數據信號Vx[j]的寫入工作。

圖7是示出數據線驅動電路44的一構成例的圖。如該圖所示,數據線
驅動電路44具備移位寄存器44-1、第1鎖存電路44-2以及第2鎖存電路
44-3。

移位寄存器44-1根據從控制電路20供給的時鐘信號CK使觸發脈沖
SP移位,自與第1列的數據線34對應的第1級起直至與第n列的數據線
34對應的第n級為止,依次輸出采樣信號s1~sn。

第1鎖存電路44-2自輸入有采樣信號s1~sn的級起依次在與該采樣信
號s1~sn對應的期間取入影像信號VIDEO,并將其向第2鎖存電路44-3
輸出。此外,影像信號VIDEO從控制電路20向第1鎖存電路44-2供給。

第2鎖存電路44-3在鎖存脈沖LAT有效的定時,取入從第1鎖存電
路44-2的各級供給的影像信號VIDEO(數據信號Vx[1]~Vx[n])并
對其進行保持,將一行的量的數據信號Vx[1]~Vx[n]同時向第1列至
第n列的數據線34供給。

詳細而言,在控制電路20的控制下,例如,將與第i行對應的一行的
量的數據信號Vx[1]~Vx[n]從影像信號VIDEO取入至第1鎖存電路
44-2,然后使鎖存脈沖LAT變為有效,將與第i行對應的一行的量的數據
信號Vx[1]~Vx[n]同時向第1列至第n列的數據線34供給。與此同
步,掃描線驅動電路42使掃描信號Gw[i]變為有效電平。

由此,第i行上的全部像素電路P的存儲電路25被編程為指定灰度。

以下,對支電源線選擇電路80的構成和工作進行說明。

如圖1所示,作為電源線開關電路的一例的支電源線選擇電路80具備:
柵極部與各掃描線32連接的選擇開關Tra;與各選擇開關Tra的漏極側連
接的電容器C1;漏極側與各第1支電源線63連接的第1支電源線選擇開
關Trb;以及漏極側與各第2支電源線64連接的第2支電源線選擇開關
Trc。

作為存儲開關元件的一例的選擇開關Tra由N-MOS構成。選擇開關
Tra的柵極部與掃描線32連接,源極側與作為電源線選擇信號線的一例的
信號線60連接,漏極側與作為電源線存儲電路的一例的電容器C1以及第
1支電源線選擇開關Trb和第2支電源線選擇開關Trc的柵極部連接。選
擇開關Tra用于通過使信號線60與電容器C1連接而將電容器C1的電壓
設定為信號線60的電壓VSEL。

第1支電源線選擇開關Trb由N-MOS構成。第1支電源線選擇開關
Trb的柵極部與電容器C1連接,源極側與第1干電源線61連接,漏極側
與第1傳輸門36的源極側連接。第1支電源線選擇開關Trb用于通過使
第1干電源線61與第1支電源線63連接而經由第1傳輸門36將像素電極
51的電壓設定為第1干電源線61的電壓VEPS0。

第2支電源線選擇開關Trc由N-MOS(Negative Metal Oxide
Semiconductor;負型金屬氧化物半導體)構成。第2支電源線選擇開關
Trc的柵極部與電容器C1連接,源極側與第2干電源線62連接,漏極側
與第2傳輸門37的源極側連接。第2支電源線選擇開關Trc用于通過使第
2干電源線62與第2支電源線64連接而經由第2傳輸門37將像素電極51
的電壓設定為第2干電源線62的電壓VEPS1。

接下來,參照附圖對本實施方式所涉及的電泳顯示裝置100的驅動方
法進行說明。圖9是電泳顯示裝置100的驅動方法所涉及的時序圖。在上
述時序圖中包括初始設定期間、編程期間、驅動期間、以及顯示保持期間。
此外,在以下說明中,如圖8所示,對于在顯示部30的一部分的行(以下,
稱為部分行。)中顯示字母“A”的文字,且將該部分行中的顯示變更為字
母“B”的文字的情況進行說明。也就是說,在該例中,該部分行以外的
行中的顯示可以是任何顯示,并且不被變更。此處,將本實施方式所使用
的2個電壓中的低電壓作為基準(0V)并稱為電壓VL,將高電壓稱為電
壓VH。

[初始設定期間]

如圖9所示,在初始設定期間ST1中,控制電路20施加電壓VL作
為信號線60的電壓VSEL,對掃描線驅動電路42進行控制而向所有掃描
線32供給電壓VH。結果,所有選擇開關Tra形成為導通狀態,信號線
60的電壓VSEL、即電壓VL被施加于所有電容器C1,電容器C1的電壓
變為電壓VL。此外,在圖9中,C1[1]~C1[m]中的括弧內的數字和文字表
示是與第幾行的掃描線32連接的電容器C1。因此,例如在記載為
C1[1]~C1[m]的情況下,示出與第1行的掃描線32連接的電容器C1至與
第m行的掃描線32連接的電容器C1。所有行的電容器C1的電壓變為電
壓VL,由此使得第1支電源線選擇開關Trb及第2支電源線選擇開關Trc
均形成為截止狀態,第1干電源線61與第1支電源線63斷開電連接,并
且,第2干電源線62與第2支電源線64斷開電連接。此外,初始設定期
間ST1為1毫秒以下的非常短的期間。

[編程期間]

在進行顯示的變更的情況下,需要重寫作為像素存儲電路的存儲電路
25的內容。于是,控制電路20判定有無存儲電路25中的內容的重寫,將
與存在內容的重寫的存儲電路25對應的行確定為部分行。而且,對于控制
電路20而言,如圖9所示,在編程期間ST2,控制電路20施加電壓VH
作為信號線60的電壓VSEL,對掃描線驅動電路42進行控制而僅向所述
部分行的掃描線32逐行地依次供給高電平電壓VH。此外,在該例中,假
定第1行至第j行為部分行來進行說明。也就是說,將顯示圖8所示的字
母“A”及“B”的文字的行設為第1行至第j行的行。另外,控制電路20
對掃描線驅動電路42進行控制,向部分行以外的行、也就是說向該例中的
第j+1行至第m行的掃描線32持續供給電壓VL。另外,控制電路20對
數據線驅動電路44進行控制,向所述部分行的掃描線32逐行地依次供給
電壓VH。與此同步,向與該部分行的各像素電路P對應的數據線34,輸
出與各像素電路P中要顯示的圖像對應的數據信號。也就是說,數據線驅
動電路44向為了顯示字母“B”的文字而使黑色顯示的像素電路P所對應
的數據線34供給電壓VL的數據信號,向為了顯示字母“B”的文字而使
白色顯示的像素電路P所對應的數據線34供給電壓VH的數據信號。

向第1行至第j行的部分行的掃描線32依次供給電壓VH,由此使得
與第1行至第j行的掃描線32連接的圖像電路P內的選擇開關Ts形成為
導通狀態,與該選擇開關Ts連接的數據線34的電壓被寫入至與該選擇開
關Ts連接的存儲電路25。也就是說,在使黑色顯示的圖像電路P中,電
壓VL的數據信號寫入至存儲電路25,在使白色顯示的圖像電路P中,電
壓VH的數據信號寫入至存儲電路25。

結果,在向存儲電路25寫入了電壓VL的數據信號的情況下,與該存
儲電路25連接的傳輸門中的、第1傳輸門36形成為導通狀態,第2傳輸
門37形成為截止狀態。因此,第1支電源線63形成為經由第1傳輸門36
而與像素電極51導通的狀態。另外,在向存儲電路25寫入了電壓VH的
情況下,與該存儲電路25連接的傳輸門中的、第2傳輸門37形成為導通
狀態,第1傳輸門36形成為截止狀態。因此,第2支電源線64形成為經
由第2傳輸門37而與像素電極51導通的狀態。

另外,控制電路20針對所述部分行而使第1干電源線及第2干電源線
與第1支電源線及第1支電源線連接,針對所述部分行以外的行而使第1
干電源線及第2干電源線與第1支電源線及第1支電源線斷開。也就是說,
向所述部分行的掃描線32供給電壓VH,由此使得與該掃描線32連接的
選擇開關Tra形成為導通狀態,與該選擇開關Tra連接的信號線60的電
壓VSEL、即電壓VH被施加于與該選擇開關Tra連接的電容器C1。結果,
該電容器C1的電壓變為電壓VH。在該例中,電容器C1[1]~C1[j]的電壓
變為電壓VH。因此,與該電容器C1[1]~C1[j]連接的第1支電源線選擇開
關Trb及第2支電源線選擇開關Trc均形成為導通狀態,第1干電源線61
與第1支電源線63電連接,并且,第2干電源線62與第2支電源線64
電連接。這樣,與所述部分行對應的第1支電源線63和第2支電源線64
會分別與第1干電源線61和第2干電源線62電連接。

另一方面,由于向所述部分行以外的掃描線32供給電壓VL,因此,
與該掃描線32連接的選擇開關Tra形成為截止狀態,與該選擇開關Tra
連接的電容器C1的電壓維持電壓VL。在該例中,電容器C1[j+1]~C1[m]
的電壓維持電壓VL。因此,與該電容器C1[j+1]~C1[m]連接的第1支電
源線選擇開關Trb及第2支電源線選擇開關Trc均形成為截止狀態,第1
干電源線61與第1支電源線63斷開電連接,并且,第2干電源線62與第
2支電源線64斷開電連接。這樣,與所述部分行以外的行對應的第1支電
源線63和第2支電源線64分別與第1干電源線61和第2干電源線62斷
開電連接。

[驅動期間]

接下來,如圖9所示,在驅動期間ST3中,控制電路20施加電壓VL
作為第1干電源線61的電壓VEPS0,施加電壓VEPH作為第2干電源線
62的電壓VEPS1。此處,電壓VEPH為比電壓VH低的電壓。這是因為,
從支電源線選擇開關Trb、Trc的柵極電壓降低支電源線選擇開關Trb、Trc
的閾值電壓的量,以便使支電源線選擇開關Trb、Trc形成為導通狀態。
結果,與所述部分行對應的第1支電源線63和第2支電源線64分別與第
1干電源線61和第2干電源線62電連接,因此,第1行至第j行的第1
支電源線63的電壓VEP0[1]~電壓VEP0[j]變為電壓VL,第2支電源線
64的電壓VEP1[1]~電壓VEP1[j]變為電壓VEPH。此外,記載為電壓
VEP0[1]~電壓VEP0[j]以及電壓VEP1[1]~電壓VEP1[j]的情況下的括弧中
的數字及文字表示是第幾行的第1支電源線63以及第2支電源線64的電
壓。如上述那樣,在使黑色顯示的像素電路P中,第1支電源線63的電
壓VEP0經由第1傳輸門36而被施加于像素電極51,因此,電壓VL被
施加于像素電極51。另外,在使白色顯示的像素電路P中,第2支電源線
64的電壓VEP1經由第2傳輸門37被施加于像素電極51,因此電壓VEPH
被施加于像素電極51。

另外,在驅動期間ST3中,利用控制電路20向各像素電路P的共用
電極52輸入以預定的周期使圖9所示那樣的電壓VL與電壓VEPH反復
的脈沖狀的信號。在本申請中將這種驅動方法稱為“共用振幅驅動”。另外,
共用振幅驅動的定義是指在驅動期間向共用電極52施加至少1個周期以上
的使電壓VEPH和電壓VL反復的脈沖狀的信號的驅動方法。根據共用振
幅驅動,能夠使黑色微粒和白色微粒更可靠地向希望的電極泳動,因此能
夠提高對比度。也就是說,在使黑色顯示的像素電路P中,電壓VL被施
加于像素電極51,因此,共用電極52的電壓Vcom在電壓VL的期間在
像素電極51與共用電極52之間不產生電位差,不引起電泳元件50的黑色
微粒56以及白色微粒55的泳動。但是,在共用電極52的電壓Vcom為電
壓VEPH的期間在像素電極51與共用電極52之間產生大的電位差,電泳
元件50的帶負電的黑色微粒56向共用電極52側泳動,帶正電的白色微粒
55向像素電極51側泳動。結果,在該像素電路P中顯示黑色。

另外,在使白色顯示的像素電路P中,電壓VEPH被施加于像素電極
51,因此,在共用電極52的電壓Vcom為電壓VEPH的期間,在像素電
極51與共用電極52之間不產生電位差,不引起電泳元件50的黑色微粒
56以及白色微粒55的泳動。但是,在共用電極52的電壓Vcom為電壓
VL的期間,在像素電極51與共用電極52之間產生大的電位差,電泳元
件50的帶負電的黑色微粒56向像素電極51側泳動,帶正電的白色微粒
55向共用電極52側泳動。結果,在該像素電路P中顯示白色。

另一方面,與所述部分行以外的行對應的第1支電源線63和第2支電
源線64分別與第1干電源線61和第2干電源線62斷開電連接,因此,形
成為高阻抗狀態,進而,處于與第1支電源線63或第2支電源線64中的
任一個導通的狀態的像素電極51也形成為高阻抗狀態,因此,在該像素電
極51與共用電極52之間不產生電場,不引起電泳元件50的黑色微粒56
以及白色微粒55的泳動。因此,所述部分行以外的行的顯示不變化。

[顯示保持期間]

接下來,如圖9所示,在顯示保持期間ST4中,控制電路20將共用
電極52的電壓Vcom、第1支電源線63的電壓VEP0、以及第2支電源線
64的電壓VEP1都設定為電壓VL,直至下一次的顯示內容的重寫為止。
因此,在顯示保持期間ST4中,向與所述部分行對應的像素電路P的像素
電極51和共用電極52均施加電壓VL,由此不產生電位差。在該情況下,
利用電泳元件50的保持性能對所述部分行的顯示進行保持。與所述部分行
以外的行對應的第1支電源線63和第2支電源線64分別保持與第1干電
源線61和第2干電源線62斷開電連接的狀態,因此,即使在顯示保持期
間ST4,顯示也不變化。

如上,在本發明中,根據存儲于作為像素存儲電路的存儲電路25的內
容,利用作為像素電極開關電路的開關電路35對第1支電源線63以及第
2支電源線64與像素電極51的連接狀態進行切換。另外,利用作為電源
線開關電路的支電源線選擇電路80,分別選擇第1干電源線61及第2干
電源線與針對各行的第1支電源線63及第2支電源線64的連接狀態。而
且,作為電源線開關電路的支電源線選擇電路80由控制電路20控制。也
就是說,控制電路20針對各行與有無存儲于作為像素存儲電路的存儲電路
25的內容的重寫對應地使第1干電源線61及第2干電源線62與第1支電
源線63及第2支電源線64斷開或連接。具體而言,在存儲于作為像素存
儲電路的存儲電路25的內容被重寫的所述部分行中,選擇開關Tra形成
為導通狀態,第1干電源線61及第2干電源線62與第1支電源線63及第
2支電源線64連接,在該部分行中變更為根據數據信號的顯示。結果,顯
示部30中的字母“A”的文字的顯示變更為字母“B”的文字的顯示。但
是,在未執行存儲于作為像素存儲電路的存儲電路25的內容的重寫的所述
部分行以外的行中,選擇開關Tra形成為截止狀態,第1干電源線61及
第2干電源線62與第1支電源線63及第2支電源線64斷開,不向該行的
像素電路P施加電壓,顯示不變化。

(比較例)

接下來,對與本發明的實施方式比較的比較例進行說明。圖30所示的
比較例是示出現有的電泳顯示裝置500的主要構成的圖。如該圖所示,電
泳顯示裝置500具備電泳面板510以及控制電路20。電泳面板510的構成
與第1實施方式的電泳面板10的構成幾乎相同,但在電泳面板510并未設
置支電源線選擇電路80。也就是說,在電泳面板510中,第1干電源線61
和第1支電源線63、以及第2干電源線62和第2支電源線64始終電連接。

圖31是示出比較例的像素電路P的構成例的圖。如圖31所示,比較
例的像素電路P的構成與第1實施方式的像素電路P的構成例相同,對于
與圖2所示的第1實施方式的像素電路P共用的部位標注同一附圖標記。

在比較例中,第1干電源線61和第1支電源線63、以及第2干電源
線62和第2支電源線64始終電連接,因此,若為了僅重寫所述部分行而
將第1干電源線61的電壓VEPS0設定為電壓VL、且將第2干電源線62
的電壓VEPS1設定為電壓VEPH,則不僅所述部分行中的第1支電源線
63的電壓VEP0和第2支電源線64的電壓VEP1,所述部分行以外的行的
第1支電源線63的電壓VEP0和第2支電源線64的電壓VEP1也分別被
設定為第1干電源線61的電壓VEPS0和第2干電源線62的電壓VEPS1。
結果,與上述的本發明的實施方式不同,在驅動期間中,不僅向所述部分
行,還向所述部分行以外的行的像素電路P的像素電極51施加電壓。因
此,在比較例中,需要設定寫入至存儲電路25的數據信號、第1支電源線
63的電壓VEP0、第2支電源線64的電壓VEP1、以及共用電極52的電
壓Vcom,以便使得所述部分行以外的行的顯示不變化。

為使所述部分行以外的行的顯示不變化,還可以考慮在編程期間向所
述部分行以外的行的像素電路P的存儲電路25寫入與用于當前的顯示的
數據信號相同的數據信號,并在驅動期間與上述的實施方式同樣地通過共
用振幅驅動來維持當前的顯示。但是,通過這樣的處理,消耗電力會增大,
控制也會變得復雜。因此,在比較例中采用如下驅動方法:在從字母“A”
的顯示向“B”的顯示變化時,在所述部分行中持續顯示白色的像素電路P
和所述部分行以外的行的像素電路P中,向像素電極51和共用電極52施
加相同的電壓,由此不使電泳元件50的黑色微粒和白色微粒泳動而不使顯
示變化。因此,在比較例中,不使在所述部分行中顯示白色的像素電路P
直接變化為黑色,而是使顯示字母“A”的文字的所述部分行的顯示暫時
都變為白色的顯示。另外,在使字母“B”的文字顯示時,在使黑色顯示
的像素電路P中在像素電極51與共用電極52之間產生電位差,在從字母
“A”向“B”變化時也維持白色的顯示的像素電路P、和所述部分行以外
的行的像素電路P中,向像素電極51和共用電極52施加相同的電壓,由
此不使電泳元件50的黑色微粒和白色微粒泳動,不使顯示變化。

以下,參照附圖對比較例的電泳顯示裝置500的具體的驅動方法進行
說明。圖32是電泳顯示裝置500的驅動方法所涉及的時序圖。在該時序圖
中,包括第1編程期間、第1驅動期間、第2編程期間、第2驅動期間、
以及顯示保持期間。以下的驅動方法的說明與上述的本發明的實施方式相
同,對在顯示部30的所述部分行中顯示字母“A”的文字、且將該部分行
的顯示變更為字母“B”的文字的情況進行說明。即使在比較例中,該部
分行以外的行的顯示也不變更。

[第1編程期間]

在所述部分行顯示了字母“A”的文字的狀態下,在第1編程期間,
利用電壓VL對全部所述部分行的顯示字母“A”的黑色的像素電路P的
存儲電路25進行編程,利用電壓VH對“A”的黑色以外的像素電路P和
所述部分行以外的像素電路P的存儲電路25進行編程。

[第1驅動期間]

如圖32所示,在第1驅動期間ST3a中,控制電路20對第1干電源
線61施加電壓VEPH作為電壓VEPS0,并施加電壓VL作為第2干電源
線62的電壓VEPS1。另外,控制電路20施加電壓VL作為共用電極52
的電壓Vcom。結果,對顯示了黑色的像素電路P的像素電極51施加電壓
VEPH。因此,電泳元件50的帶負電的黑色微粒56向像素電極51側泳動,
帶正電的白色微粒55向共用電極52側泳動。結果,在該像素電路P中,
顯示從黑色變化為白色。

另一方面,對顯示了白色的像素電路P以及所述部分行以外的行的像
素電路P的像素電極51施加電壓VL。因此,像素電極51與共用電極52
變為相同的電位,電泳元件50的黑色微粒56及白色微粒55不泳動,顯示
不變化。通過進行以上那樣的驅動,所述部分行的顯示全部都變為白色的
顯示,所述部分行以外的行的顯示不變化。

[第2編程期間]

在第2編程期間ST2b中,利用電壓VL對所述部分行的顯示字母“B”
的黑色的像素電路P的存儲電路25進行編程,利用電壓VH對“B”的黑
色以外的像素電路P和所述部分行以外的所有像素電路P的存儲電路25
進行編程。

[第2驅動期間]

如圖32所示,在第2驅動期間ST3b中,控制電路20對第1干電源
線61施加電壓VL作為電壓VEPS0,對第2干電源線62施加電壓VEPH
作為電壓VEPS1。另外,控制電路20對共用電極52施加電壓VEPH作
為電壓Vcom。結果,對與黑色對應的位置處的像素電路P的像素電極51
施加電壓VL。因此,電泳元件50的帶正電的白色微粒55向像素電極51
側泳動,帶負電的黑色微粒56向共用電極52側泳動。結果,在該像素電
路P中,顯示從白色變化為黑色。

另一方面,對與白色對應的位置處的像素電路P以及所述部分行以外
的行的像素電路P的像素電極51施加電壓VEPH。因此,像素電極51與
共用電極52變為相同的電位,電泳元件50的黑色微粒56及白色微粒55
不泳動,顯示不變化。通過進行以上那樣的驅動,所述部分行的顯示從均
為白色的狀態向顯示字母“B”的文字的狀態變化,所述部分行以外的行
的顯示不變化。這樣,僅對所述部分行進行顯示的重寫。

通過對以上那樣的比較例和本發明的第1實施方式進行比較而明確可
知,在進行所述部分行的顯示的重寫時,在比較例中,第1干電源線61
與第1支電源線63、以及第2干電源線62與第2支電源線64在所有行中
始終電連接,因此,需要進行所有像素電路P中的編程和驅動控制。結果,
需要使所述部分行暫時都顯示為白色、并使持續顯示白色的像素電路P和
所述部分行以外的行的像素電路P的顯示不變化的工序,從而需要2個編
程期間和2個驅動期間。與此相對,在本發明的第1實施方式中,在進行
所述部分行的顯示的重寫時,所述部分行以外的行的第1支電源線63和第
2支電源線64相對于第1干電源線61和第2干電源線62分別斷開電連接,
因此,不會對所述部分行以外的行的顯示造成影響,在所述部分行中,能
夠將當前的顯示直接重寫為下一次的顯示,具備1個編程期間和1個驅動
期間即可。在第1實施方式中,需要初始設定期間,但初始設定期間為極
短的期間,因此不會成為問題。因此,根據本發明,能夠大幅地縮短所述
部分行的顯示的重寫時間。結果,本發明還能夠實現消耗電力的大幅降低。

<第2實施方式>

圖10是示出第2實施方式的電泳顯示裝置中的1行的量的像素電路P
以及支電源線選擇電路80的構成的圖。

以下,對第2實施方式進行說明,以與上述的實施方式的不同點為中
心進行說明,對于相同的事項,省略其說明。

如圖10所示,可以利用傳輸門90、91、作為電源線存儲電路的一例
的存儲電路92、以及作為存儲開關元件的一例的選擇開關Tra來構成作為
電源線開關電路的一例的支電源線選擇電路80。在該例子中,取代電容器
C1而設置有存儲電路92,取代第1支電源線選擇開關Trb及第2支電源
線選擇開關Trc而使用傳輸門90、91。在該電路中,當信號線60的電壓
VSEL為電壓VH時,向存儲電路92寫入電壓VH,傳輸門90、91形成
為導通狀態,第1支電源線63及第2支電源線64與第1干電源線61及第
2干電源線62連接。但是,當信號線60的電壓VSEL為電壓VL時,向
存儲電路92寫入電壓VL,傳輸門90、91形成為截止狀態,第1支電源
線63及第2支電源線64與第1干電源線61及第2干電源線62斷開。

即使在如此構成的情況下,也能夠僅在進行重寫的部分行中將第1干
電源線61及第2干電源線62與第1支電源線63及第2支電源線64連接,
在部分行以外的行中將第1干電源線61及第2干電源線62與第1支電源
線63及第2支電源線64斷開。

通過形成為上述構成,能夠將供給至第1干電源線61及第2干電源線
62的電壓VEH的上限提高至電壓VH。于是,能夠提高像素電極51與共
用電極52之間的電場強度,能夠實現更高速的重寫。

換個角度來看,由于能夠使電壓VH實現低電壓化,因此能夠實現低
耗電化。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

<第3實施方式>

圖11是示出第3實施方式的電泳顯示裝置中的1行的量的各像素電路
P以及支電源線選擇電路80的構成的圖。

以下,對第3實施方式進行說明,以與上述的實施方式的不同點為中
心進行說明,對于相同的事項,省略其說明。

在第1實施方式中,使所述部分行以外的行的第1支電源線63以及第
2支電源線64相對于第1干電源線61及第2干電源線62斷開。在該構成
中,還考慮了因漏電流等向所述部分行以外的行的像素電路P的像素電極
51也施加某電壓而使像素的顯示色變化的情況。

因此,在本實施方式中,設置作為連接電路的一例的支電源線連接電
路81,該支電源線連接電路81在使得所述部分行以外的行的第1支電源
線63以及第2支電源線64與第1干電源線61及第2干電源線62斷開的
同時與共用電極52的電源線65連接。

例如,如圖11所示,利用電阻器93、94構成支電源線連接電路81,
并將其與共用電極52的電源線65連接。通過如此構成,所述部分行以外
的行的第1支電源線63及第2支電源線64相對于第1干電源線61及第2
干電源線62斷開,并且借助支電源線連接電路81并經由電阻器93、94
而與共用電極52的電源線65連接。因此,像素電極51變為與共用電極
52相同的電位,所述部分行以外的行的顯示不會變化。

在圖11所示的電路構成中,消耗電流增加,因此,可以如圖12所示
那樣構成支電源線連接電路81。在圖12所示的例子中,支電源線連接電
路81由選擇開關Trd、第1支電源線連接開關Tre、第2支電源線連接開
關Trf構成。另外,在該例子中,具備施加利用反相器82使信號線60的
電壓VSEL反相后的電壓的信號線66。

選擇開關Trd由N-MOS構成。選擇開關Trd的柵極部與掃描線32
連接,源極側與信號線66連接,漏極側與電容器C2、連接開關Tre、Trf
的柵極部連接。選擇開關Trd用于通過使信號線66與電容器C2連接而將
電容器C2的電壓設定為信號線66的電壓、即使信號線60的電壓VSEL
反相后的電壓。

連接開關Tre、Trf由N-MOS構成。連接開關Tre、Trf的柵極部與電
容器C2連接,源極側與共用電極52的電源線65連接,漏極側分別與第1
支電源線63和第2支電源線64連接。連接開關Tre、Trf用于在第1支電
源線63和第2支電源線64相對于第1干電源線61及第2干電源線62斷
開時使第1支電源線63、第2支電源線64與共用電極52的電源線65連
接。通過如此構成,所述部分行以外的行的第1支電源線63以及第2支電
源線64與第1干電源線61及第2干電源線62斷開,并且借助支電源線連
接電路81而與共用電極52的電源線65連接。因此,像素電極51變為與
共用電極52相同的電位,所述部分行以外的行的顯示不會變化。

另外,如第2實施方式那樣,在支電源線選擇電路80由傳輸門90、
91、存儲電路92、選擇開關Tra構成的情況下,可以如圖13所示那樣由
傳輸門96、97構成支電源線連接電路81。在該電路中,當信號線60的電
壓VSEL為電壓VH時,向存儲電路92寫入電壓VH,傳輸門90、91形
成為導通狀態,第1支電源線63及第2支電源線64與第1干電源線61
及第2干電源線62連接。但是,當信號線60的電壓VSEL為電壓VL時,
向存儲電路92寫入電壓VL,傳輸門90、91形成為截止狀態,第1支電
源線63及第2支電源線64與第1干電源線61及第2干電源線62斷開。
但是,在向存儲電路92寫入了電壓VL時,傳輸門96、97形成為導通狀
態,第1支電源線63及第2支電源線64與共用電極52的電源線65連接。
因此,像素電極51變為與共用電極52相同的電位,所述部分行以外的行
的顯示不會變化。

如上,根據本實施方式,即便在將所述部分行以外的行的第1支電源
線63以及第2支電源線64與第1干電源線61及第2干電源線62斷開時,
也借助支電源線連接電路81而將第1干電源線61及第2干電源線62與共
用電極52的電源線65連接,因此,像素電極51變為與共用電極52相同
的電位,能夠更可靠地防止所述部分行以外的行的顯示的變化。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

<變形例>

以下對變形例進行說明。以與上述的實施方式的不同點為中心進行說
明,對于相同的事項,省略其說明。

(變形例1)

在上述的第1實施方式中,在初始設定期間,使信號線60的電壓VSEL
變為電壓VL,利用掃描線驅動電路42選擇所有掃描線32,將各行的電容
器C1復位為電壓VL。此時,所有像素電路內的選擇開關Ts均形成為導
通狀態,該列的所有像素電路P的存儲電路25的輸入兼輸出端子與選擇
開關Ts的源極側電連接,有時根據各存儲電路25的內容會產生不必要的
消耗電流。

為了避免上述情況,可以利用圖14所示那樣的電路構成而使所有行的
電容器C1復位為電壓VL。即,只要使電容器C1的兩端與選擇開關Trg
的源極和漏極連接,并從復位信號線67向該選擇開關Trg的柵極輸入電
壓VH的復位信號即可。這樣,能夠在利用掃描線驅動電路42使所有掃描
線32為非選擇的狀態下將電容器C1復位。此外,信號線60的電壓VSEL
可以是任意的。此外,可以對圖11及圖12所示的第3實施方式的電路設
置基于選擇開關Trg的復位電路。

另外,如圖10及圖13所示,在使用存儲電路92取代電容器C1的情
況下,可以如圖15所示那樣使用選擇開關Trh將存儲電路92的內容復位
為電壓VL。在該例子中,選擇開關Trh的源極與存儲電路92的輸入兼輸
出端子連接,柵極部與復位信號線67連接,漏極與施加電壓VSS的電源
線連接。因此,通過在初始設定期間對復位信號線67施加電壓VH,選擇
開關Trh形成為導通狀態,存儲電路92的輸入兼輸出端子變為電壓VL,
從而能夠將存儲電路92復位為電壓VL。

(變形例2)

另外,可以如圖16那樣設置基于AND電路的門使能電路98,以便在
初始設定時不向像素電路P側傳遞柵極信號。在該例子中,門使能電路98
的一方的輸入與掃描線32連接,另一方的輸入與門使能線68連接。在這
種構成中,通過在初始設定期間對門使能線68施加電壓VL,能夠使得柵
極信號不向像素電路P側傳遞。此外,可以對圖2所示的第1實施方式的
電路、圖11至圖13所示的第3實施方式的電路、以及圖15所示的變形例
的電路設置門使能電路98。

(變形例3)

像素電路P可以是如圖17或圖18所示的構成。在圖17的例子中,
具備供給分別反相的數據信號的數據線34a、34b,與數據線34a、34b相
對應,選擇開關也設置有選擇開關Tsa、Tsb,作為像素存儲電路的電容器
Ca、Cb分別與選擇開關Tsa、Tsb連接。另外,驅動晶體管Tdra、Tdrb
與電容器Ca、Cb連接。另外,驅動晶體管Tdra、Tdrb的源極側與第1
支電源線63及第2支電源線64分別連接,漏極側與像素電極51連接。

另外,如圖18所示,選擇開關也可以僅由選擇開關Tsa、作為像素存
儲電路的電容器Ca、驅動晶體管Tdra構成。在該情況下,僅使用第1支
電源線63而無需第2支電源線64。

<第4實施方式>

圖19是示出本發明的第4實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

以下對第4實施方式進行說明,以與上述的實施方式的不同點為中心
進行說明,對于相同的事項,省略其說明。

如圖19所示,在本實施方式中,支電源線選擇電路80具備多個單位
支電源線選擇電路(單位電源線開關電路)801,它們配置于顯示部30的
X方向(行的方向)上的一端側以及另一端側。

單位支電源線選擇電路801具備選擇開關Tra、電容器C1、第1支電
源線選擇開關Trb以及第2支電源線選擇開關Trc,它們如第1實施方式
中所述那樣連接,并分別選擇第1干電源線61與第1支電源線63的連接
狀態、以及第2干電源線62與第2支電源線64的連接狀態。

而且,單位支電源線選擇電路801在各行中分別配置于顯示部30的X
方向上的一端側以及另一端側,上述配置于一端側以及另一端側的2個單
位支電源線選擇電路801與同一行的第1支電源線63以及第2支電源線
64連接。

此外,信號線60、第1干電源線61以及第2干電源線62分別在中途
分支為2部分,一方與配置于所述一端側的單位支電源線選擇電路801連
接,另一方與配置于所述另一端側的單位支電源線選擇電路801連接。

根據本實施方式,單位支電源線選擇電路801在各行中分別配置于顯
示部30的X方向上的一端側以及另一端側,因此能夠消除或者減輕顯示
部30的X方向上的顯示不均。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

此外,本實施方式還能夠應用于其它實施方式、變形例。

<第5實施方式>

圖20是示出本發明的第5實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

以下對第5實施方式進行說明,以與上述的第1實施方式的不同點為
中心進行說明,對于相同的事項,省略其說明。

如圖20所示,在本實施方式中,支電源線選擇電路80具備多個單位
支電源線選擇電路(單位電源線開關電路)801,它們配置于顯示部30的
X方向(行的方向)上的一端側以及另一端側。

單位支電源線選擇電路801具備選擇開關Tra、電容器C1、第1支電
源線選擇開關Trb以及第2支電源線選擇開關Trc,它們如第1實施方式
中所述那樣連接,并分別選擇第1干電源線61與第1支電源線63的連接
狀態、以及第2干電源線62與第2支電源線64的連接狀態。

另外,單位支電源線選擇電路801交替地配置于顯示部30的X方向
上的一端側與另一端側。即,單位支電源線選擇電路801在顯示部30的X
方向上的一端側以隔1行的方式配置,在另一端側以相隔1行且相對于所
述一端側錯開1行的方式配置。

此外,信號線60、第1干電源線61以及第2干電源線62分別在中途
分支為2部分,一方與配置于所述一端側的單位支電源線選擇電路801連
接,另一方與配置于所述另一端側的單位支電源線選擇電路801連接。

根據本實施方式,顯示部30的X方向上的顯示不均的方向按每1行
變為相反方向,由此將顯示部30的X方向上的顯示不均抵消或者減輕。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

此外,在本實施方式中,單位支電源線選擇電路801以1行為單位交
替地配置于顯示部30的X方向上的一端側和另一端側,但并不局限于此,
例如作為在1行中配置1個單位支電源線選擇電路801的構成例,可以以
多行為單位(例如以2行為單位)交替地配置單位支電源線選擇電路801。
另外,可以規則地(整齊地)交替配置單位支電源線選擇電路801,另外,
也可以不規則地交替配置。

即,單位支電源線選擇電路801只要配置于顯示部30的行的方向上的
一端側與另一端側、且相對于1個(1組)第1支電源線63以及第2支電
源線64(1個支電源線)設置有1個即可。

另外,本實施方式還能夠應用于其它實施方式、變形例。

<第6實施方式>

圖21是示出本發明的第6實施方式所涉及的存儲型顯示裝置的主要構
成的框圖。

以下對第6實施方式進行說明,以與上述的第1實施方式的不同點為
中心進行說明,對于相同的事項,省略其說明。

如圖21所示,在本實施方式中,支電源線選擇電路80具備多個單位
支電源線選擇電路(單位電源線開關電路)801,它們配置于顯示部30的
X方向(行的方向)上的一端側。

單位支電源線選擇電路801具備選擇開關Tra、電容器C1、第1支電
源線選擇開關Trb以及第2支電源線選擇開關Trc,它們如第1實施方式
中所述那樣連接。

而且,在本實施方式中,針對相鄰的2行的像素電路P設置有1個單
位支電源線選擇電路801。

在該情況下,掃描線32在中途分支為2部分,分支后的一方的掃描線
321與屬于所述2行中的一方的像素電路P連接,分支后的另一方的掃描
線323與屬于所述2行中的另一方的像素電路P連接。

同樣,第1支電源線63在中途分支為2部分,分支后的一方的第1
支電源線631與屬于所述2行中的一方的像素電路P連接,分支后的另一
方的第1支電源線632與屬于所述2行中的另一方的像素電路P連接。

同樣,第2支電源線64在中途分支為2部分,分支后的一方的第2
支電源線641與屬于所述2行中的一方的像素電路P連接,分支后的另一
方的第2支電源線642與屬于所述2行中的另一方的像素電路P連接。

單位支電源線選擇電路801分別選擇第1干電源線61與第1支電源線
631、632的連接狀態、以及第2干電源線62與第2支電源線641、642的
連接狀態。

這樣,在本實施方式中,支電源線選擇電路80分別連接于第1干電源
線61與針對2行的第1支電源線631、632之間、第2干電源線62與針對
2行的第2支電源線641、642之間,分別選擇第1干電源線61與針對2
行的第1支電源線631、632的連接狀態、第2干電源線62與針對2行的
第2支電源線641、642的連接狀態。另外,控制電路20以與存儲于存儲
電路25的內容的重寫的有無對應的方式按每2行使第1干電源線61與第
1支電源線(即第1支電源線631、632)、第2干電源線62與第2支電源
線(即第2支電源線641、642)斷開或連接。

此外,掃描信號(信號)GW[1]~GW[m′]中的m′為第1實施方式的
掃描信號GW[1]~GW[m]中的m的1/2。

根據本實施方式,能夠減少單位支電源線選擇電路801的數量,即,
能夠減小支電源線選擇電路80的規模。由此,能夠實現消耗電力的降低,
并且能夠減小顯示部30的外側的邊框(非顯示區域)的尺寸。

另外,本實施方式例如在被執行重寫的部分行的位置、行的數量確定
的情況下特別有效,對執行同樣的控制的多行進行統一設置1個單位支電
源線選擇電路801。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

此外,在本實施方式中,針對2行的像素電路P而設置有1個單位支
電源線選擇電路801,但并不局限于此,可以針對3行以上的像素電路P
而設置1個單位支電源線選擇電路801。另外,設置有1個單位支電源線
選擇電路801的多行可以不相鄰。

另外,本實施方式還能夠應用于其它實施方式、變形例。

<第7實施方式>

圖22及圖23分別是示出本發明的第7實施方式所涉及的存儲型顯示
裝置的主要構成的圖案布局圖。

以下對第7實施方式進行說明,以與上述的實施方式的不同點為中心
進行說明,對于相同的事項,省略其說明。

在本實施方式中,與1個像素對應的像素電路P1形成為圖22所示的
構成。

另外,像素電路P1的第1電源線13與第1共用電源線130連接,第
2電源線14與第2共用電源線140連接。第1共用電源線130與電源的高
電位側連接,第2共用電源線140與電源的低電位側或者地線連接。另外,
第1共用電源線130沿Y方向延伸,并配置于像素電路P1的圖22中的左
側,第2共用電源線140沿Y方向延伸,并配置于像素電路P1的圖22中
的右側。另外,第1支電源線63及第2支電源線64分別沿X方向延伸,
并在Y方向上配置于像素電路P1的內側。

電泳顯示裝置100具有排列成縱m行×橫n列的行列狀的所述像素電
路P1。

圖23中示出了2行×2列的像素電路P1,圖23中的左側配置有圖22
所示的姿態的像素電路P1,圖23中的右側配置有使得圖22所示的姿態的
像素電路P1在X方向上反轉后的像素電路。

由此,能夠由在X方向上相鄰的2個像素電路P1、即2列的像素電
路P1兼用第2共用電源線140。

另外,雖未圖示,但是,在圖23中的右側的像素電路P1的右側,配
置有使得該圖23中的右側的像素電路P1在X方向上反轉后的像素電路、
即圖22所示的姿態的像素電路P1。

由此,能夠由在X方向上相鄰的2個像素電路P1、即2列的像素電
路P1兼用第1共用電源線130。

如以上說明,根據本實施方式,能夠由在X方向上相鄰的2列的像素
電路P1兼用第1共用電源線130及第2共用電源線140,由此,能夠減小
X方向上的像素間距,能夠實現高精細化,另外還能夠使電路構成簡化。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

此外,本實施方式還能夠應用于其它實施方式、變形例。

<第8實施方式>

圖24及圖25分別是示出本發明的第8實施方式所涉及的存儲型顯示
裝置的主要構成的圖案布局圖。

以下對第8實施方式進行說明,以與上述的實施方式的不同點為中心
進行說明,對于相同的事項,省略其說明。

在本實施方式中,與1個像素對應的像素電路P2形成為圖24所示的
構成。

另外,像素電路P2的第1電源線13與第1共用電源線130連接,第
2電源線14與第2共用電源線140連接。第1共用電源線130與電源的高
電位側連接,第2共用電源線140與電源的低電位側或者地線連接。另外,
第1共用電源線130沿Y方向延伸,并配置于像素電路P2的圖24中的左
側,第2共用電源線140沿Y方向延伸,并配置于像素電路P2的圖24中
的右側。另外,第1支電源線63沿X方向延伸,并配置于像素電路P2的
圖24中的上側。另外,第2支電源線64沿X方向延伸,并在Y方向上配
置于像素電路P2的內側。

電泳顯示裝置100具有排列成縱m行×橫n列的行列狀的所述像素電
路P2。

圖25中示出了2行×2列的像素電路P2,在圖25中的左下方配置有
圖24所示的姿態的像素電路P2,在圖25中的右下方配置有使得圖24所
示的姿態的像素電路P2在X方向上反轉后的像素電路。另外,在圖25中
的左上方配置有使得圖24所示的姿態的像素電路P2在Y方向上反轉后的
像素電路,在圖25中的右上方配置有使得圖24所示的姿態的像素電路P2
在X方向及Y方向上分別反轉后的像素電路。

由此,能夠由在X方向上相鄰的2個像素電路P2、即2列的像素電
路P2兼用第2共用電源線140。另外,能夠由在Y方向上相鄰的2個像
素電路P2、即2行的像素電路P2兼用第1支電源線63。

另外,雖未圖示,但是,在圖25中的右上方的像素電路P2的右側,
配置有使得該圖25中的右上方的像素電路P2在X方向上反轉后的像素電
路、即使得圖24所示的姿態的像素電路P2在Y方向上反轉后的像素電路,
在圖25中的右下方的像素電路P2的右側,配置有使得該圖25中的右下
方的像素電路P2在X方向上反轉后的像素電路、即圖24所示的姿態的像
素電路P2。

由此,能夠由在X方向上相鄰的2個像素電路P2、即2列的像素電
路P2兼用第1共用電源線130。

此外,在本實施方式的情況下,所述單位支電源線選擇電路801的第
1支電源線選擇開關Trb針對2行而設置有1個,第2支電源線選擇開關
Trc針對1行而設置有1個。

如以上說明,根據本實施方式,能夠由在X方向上相鄰的2列的像素
電路P2兼用第1共用電源線130及第2共用電源線140,并能夠由在Y
方向上相鄰的2行的像素電路P2兼用第1支電源線63。由此,能夠減小
X方向上的像素間距以及Y方向上的像素間距,能夠實現高精細化,另外
還能夠使電路構成簡化。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

此外,可以將所述像素電路P2的在Y方向上的反轉和所述像素電路
P2的在X方向上的反轉的任一方省略。

另外,本實施方式還能夠應用于其它實施方式、變形例。

<第9實施方式>

圖26及圖27分別是示出本發明的第9實施方式所涉及的存儲型顯示
裝置的主要構成的圖案布局圖。

以下對第9實施方式進行說明,以與上述的實施方式的不同點為中心
進行說明,對于相同的事項,省略其說明。

在本實施方式中,與1個像素對應的像素電路P3形成為圖26所示的
構成。

另外,像素電路P3的第1電源線13與第1共用電源線130連接,第
2電源線14與第2共用電源線140連接。第1共用電源線130與電源的高
電位側連接,第2共用電源線140與電源的低電位側或者地線連接。另外,
第1共用電源線130沿Y方向延伸,并配置于像素電路P3的圖26中的左
側,第2共用電源線140沿Y方向延伸,并配置于像素電路P3的圖26中
的右側。另外,第1支電源線63沿X方向延伸,并配置于像素電路P3的
圖26中的上側。另外,第2支電源線64沿X方向延伸,并配置于像素電
路P3的圖26中的下側。

電泳顯示裝置100具有排列成縱m行×橫n列的行列狀的所述像素電
路P3。

圖27中示出了2行×2列的像素電路P3,在圖27中的左上方配置有
圖26所示的姿態的像素電路P3,在圖27中的右上方配置有使得圖26所
示的姿態的像素電路P3在X方向上反轉后的像素電路。另外,在圖27中
的左下方配置有使得圖26所示的姿態的像素電路P3在Y方向上反轉后的
像素電路,在圖27中的右下方配置有使得圖26所示的姿態的像素電路P3
分別在X方向及Y方向上反轉后的像素電路。

由此,能夠由在X方向上相鄰的2個像素電路P3、即2列的像素電
路P3兼用第2共用電源線140。另外,能夠由在Y方向上相鄰的2個像
素電路P3、即2行的像素電路P3兼用第2支電源線64。

另外,雖未圖示,但是,在圖27中的右上方的像素電路P3的右側配
置有使得該圖27中的右上方的像素電路P3在X方向上反轉后的像素電
路、即圖26所示的姿態的像素電路P3,在圖27中的右下方的像素電路
P3的右側配置有使得該圖27中的右下方的像素電路P3在X方向上反轉
后的像素電路、即使得圖26所示的姿態的像素電路P3在Y方向上反轉后
的像素電路。

由此,能夠由在X方向上相鄰的2個像素電路P3、即2列的像素電
路P3兼用第1共用電源線130。

另外,雖未圖示,但是,在圖27中的左下方的像素電路P3的下側配
置有使得該圖27中的左下方的像素電路P3在Y方向上反轉后的像素電
路、即圖26所示的姿態的像素電路P3,在圖27中的右下方的像素電路
P3的下側配置有使得該圖27中的右下方的像素電路P3在Y方向上反轉
后的像素電路。

由此,能夠由在Y方向上相鄰的2個像素電路P3、即2行的像素電
路P3兼用第1支電源線63。

此外,在本實施方式的情況下,所述單位支電源線選擇電路801的第
1支電源線選擇開關Trb以及第2支電源線選擇開關Trc分別針對2行而
設置有1個。

如以上說明,根據本實施方式,能夠由在X方向上相鄰的2列的像素
電路P3兼用第1共用電源線130及第2共用電源線140,并能夠由在Y
方向上相鄰的2行的像素電路P3兼用第1支電源線63及第2支電源線64。
由此,能夠減小X方向上的像素間距以及Y方向上的像素間距,能夠實現
高精細化,另外還能夠使電路構成簡化。

另外,通過本實施方式也能夠發揮與上述的第1實施方式同樣的效果。

此外,可以將所述像素電路P3的Y方向上的反轉以及所述像素電路
P3的X方向上的反轉的任一方省略。

另外,本實施方式還能夠應用于其它實施方式、變形例。

(應用例)

以下舉例示出應用了本發明的電子設備。圖28及圖29中示出采用了
以上舉例示出的電泳顯示裝置100的電子設備的外觀。

圖28是利用了電泳顯示裝置100的便攜式的信息終端(電子書籍)310
的立體圖。如圖28所示,信息終端310構成為包括:操作件312,其供利
用者操作;以及電泳顯示裝置100,其在顯示部314對圖像進行顯示。若
對操作件312進行操作,則顯示部314的顯示圖像被變更。

圖29是利用了電泳顯示裝置100的電子紙320的立體圖。如圖29所
示,電子紙320構成為包括在可撓性的基板(片材)322的表面所形成的
電泳顯示裝置100。

應用本發明的電子設備并不限定于以上示例。例如,能夠在手機、鐘
表(手表)、便攜型的音響再生裝置、電子手冊、觸摸面板搭載型的顯示裝
置等各種電子設備中采用本發明的電泳顯示裝置(存儲型顯示裝置)。

另外,本發明的顯示元件并不限定于電泳元件,還能夠應用于電致變
色元件、液晶元件等。因此,本發明的存儲型顯示裝置并不限定于電泳顯
示裝置,還能夠應用于具有存儲性的電致變色顯示裝置、或者液晶顯示裝
置。另外,作為電子設備的例子,也能夠在使用電致變色顯示裝置或者液
晶顯示裝置的信息終端、手機、鐘表(手表)、便攜型的音響再生裝置、電
子手冊、觸摸面板搭載型的顯示裝置等各種電子設備中采用本發明的存儲
型顯示裝置。

以上基于圖示的實施方式對本發明的存儲型顯示裝置以及電子設備進
行了說明,但本發明并不限定于此,各部分的構成能夠置換為具有同樣功
能的任意構成。另外,可以附加其它任意的構成物。

另外,本發明可以通過對上述各實施方式、上述各變形例中的任意的
2個以上的構成(特征)進行組合而形成。

關 鍵 詞:
存儲 顯示裝置 電子設備
  專利查詢網所有資源均是用戶自行上傳分享,僅供網友學習交流,未經上傳用戶書面授權,請勿作他用。
關于本文
本文標題:存儲型顯示裝置及電子設備.pdf
鏈接地址:http://www.rgyfuv.icu/p-6100888.html
關于我們 - 網站聲明 - 網站地圖 - 資源地圖 - 友情鏈接 - 網站客服客服 - 聯系我們

[email protected] 2017-2018 zhuanlichaxun.net網站版權所有
經營許可證編號:粵ICP備17046363號-1 
 


收起
展開
山东11选5中奖结果走势图