• / 6
  • 下載費用:30 金幣  

用于清除起動電流限制和短路電流限制的技術.pdf

摘要
申請專利號:

CN200980120041.1

申請日:

2009.04.06

公開號:

CN102047519B

公開日:

2015.01.14

當前法律狀態:

有效性:

法律詳情: 專利權人的姓名或者名稱、地址的變更IPC(主分類):H02H 9/00變更事項:專利權人變更前:快捷半導體有限公司變更后:快捷半導體有限公司變更事項:地址變更前:美國緬因變更后:美國亞利桑那州|||授權|||實質審查的生效IPC(主分類):H02H 9/00申請日:20090406|||公開
IPC分類號: H02H9/00; H03K17/082 主分類號: H02H9/00
申請人: 快捷半導體有限公司
發明人: 詹姆斯·加勒特
地址: 美國緬因
優先權: 2008.04.09 US 61/043,515; 2008.06.03 US 12/132,286
專利代理機構: 北京派特恩知識產權代理有限公司 11270 代理人: 武晨燕;張穎玲
PDF完整版下載: PDF下載
法律狀態
申請(專利)號:

CN200980120041.1

授權公告號:

|||102047519B||||||

法律狀態公告日:

2018.05.11|||2015.01.14|||2011.06.15|||2011.05.04

法律狀態類型:

專利權人的姓名或者名稱、地址的變更|||授權|||實質審查的生效|||公開

摘要

一種防止高通電起動電流和短路的電路。該電路具有傳輸晶體管和并聯的小晶體管。比較器感測何時輸出電壓超過參考電壓并且使傳輸晶體管截止以及使并聯的小晶體管導通。并聯的小晶體管具有較高的導通電阻使得短路或起動電流不損害電子器件。在短路或起動電流條件被消除時,比較器感測該條件并且返回到正常操作,其中傳輸晶體管導通并且并聯的小晶體管截止。

權利要求書

1: 一種限制電流和短路保護的電路, 該電路包括 : 傳輸晶體管, 限定第一輸入端、 第一輸出端和第一控制端, 其中輸入端連接到輸入電 壓, 第一輸出端將輸出電流輸送到負載 ; 第二晶體管, 限定第二輸入端、 第二輸出端和第二控制端, 其中第一輸入端與第二輸入 端連接在一起, 第一輸出端與第二輸出端連接在一起, 并且其中第二晶體管小于傳輸晶體 管; 參考電壓端 ; 比較器, 該比較器的一個輸入端連接到第一和第二輸出端, 該比較器的第二輸入端連 接到參考電壓端, 并且比較器具有驅動所述第二控制端的比較輸出端 ; 邏輯門, 該邏輯門的一個輸入端連接到所述比較輸出端, 其中邏輯門輸出端驅動第一 控制端, 其中在第一輸出端和第二輸出端在比參考電壓端低的電壓時, 所述比較輸出端使 第二晶體管導通并且使傳輸晶體管截止。
2: 根據權利要求 1 的電路, 其中邏輯門至少限定一個雙輸入邏輯功能, 其中一個門輸 入端連接到所述比較輸出端并且第二門輸入端連接到控制信號, 其中控制信號能使比較輸 出端導通第一晶體管。
3: 根據權利要求 1 的電路, 其中傳輸晶體管和第二晶體管是 n 型 FET。
4: 根據權利要求 1 的電路, 其中第二晶體管的導通電阻大于傳輸晶體管的導通電阻。
5: 根據權利要求 1 的電路, 其中所述參考電壓端限定一個值, 其中該值限定一個具體 的輸出電壓, 其中, 在所述輸出電壓低于該具體的輸出電壓時, 電路使傳輸晶體管截止并且 使第二晶體管導通。
6: 根據權利要求 1 的電路, 其中, 當在負載處發生短路時, 電路使傳輸晶體管截止并且 使第二晶體管導通。
7: 根據權利要求 1 的電路, 其中, 當第一和第二輸出端初始位于比參考電壓端低的電 壓時, 比較輸出端首先使第二晶體管導通并且使傳輸晶體管截止 ; 但是當第一和第二輸出 端回到高于參考電壓端的值時, 比較輸出端使傳輸晶體管導通并且使第二晶體管截止。
8: 根據權利要求 1 的電路, 其中比較器由輸入電壓供電。
9: 一種用于保護系統以免受過量的輸出電流過高的方法, 該方法包括步驟 : 使輸出電流傳輸通過傳輸晶體管 ; 設定輸出電壓電平, 該輸出電壓電平與過量的輸出電流電平相關 ; 感測超過所設定的輸出電壓電平的輸出電壓電平 ; 以及 作為響應, 使傳輸晶體管截止并且使第二晶體管導通。

說明書


用于清除起動電流限制和短路電流限制的技術

    【技術領域】
     本發明涉及保護電路在 “熱插拔” 期間免受過多的起動 ( 開始通電 ) 電流的影響 或在短路被設置于電路輸出上時免受短路的影響, 并且更具體地說, 用于利用很少的部件 和有效利用管芯區域來提供這樣的保護。 “熱插拔” 指的是將電路插入到計算機系統中或者 從計算機系統中移除電路, 而不移除系統或使系統斷電。短路保護確保電路在短路或零歐 姆被直接設置于輸出上以接地時將能夠幸存下來。背景技術
     在過去, 在將電路插上和拔出計算機或其它這樣的電子系統中時, 電力被斷開。 這 是必要的, 因為隨著電路板或模塊被插入連接器或從連接器移除, 隨機地產生接觸和斷開 接觸可能損害電路和 / 或系統。無法控制可能的與電力、 地以及信號輸入和輸出的誤連接。 還可能無意中使電路的輸出發生短路并且是破壞性的。
     然而, 需要斷開連接以及后面重新連接電力是麻煩的, 尤其在整個系統可能必須 被斷電 ( 可能以設定順序 ) 的情況下, 后面的上電 ( 可能以設定順序 ), 以及重建條件可 能花費太多的時間。此外, 斷電或上電時的任何錯誤可能產生可損害電路的電力假信號 (powerglitches) 和高電流。
     通電起動電流限制 ( 保護 ) 和短路保護可以使用相同的標準, 但是本領域技術人 員也可以使用不同的標準。
     現在, 把電路、 存儲器、 控制器等插入和拔出電子系統時通常并不移除電力。 然而, 對于這些熱插拔, 短路保護電路在這樣的系統中占據寶貴的管芯空間, 并且通常必須位于 它們保護的系統的外部。 發明內容
     本發明提供傳輸晶體管, 該傳輸晶體管將輸入電壓 Vin 連接到輸出電壓 Vout, 輸 出電壓 Vout 向負載 ( 未示出 ) 輸送電流 Iout。本發明利用很少的部件有效地使用管芯區 域來提供可編程的或可設置的電流限制和短路保護。
     例示性地, 小晶體管被設置為與傳輸晶體管并聯 ( 除控制觸點之外 ), 這些晶體管 典型地是 FET, 但是本領域技術人員也可以使用其它類型。例示性地, 使用 FET, 兩個漏極相 連并且連接到 Vin, 并且它們的源極連接到 Vout。傳輸 FET 被設計成具有低 RDSon( “導通” 電阻 ), 而小 FET 被設計成具有這樣一種 RDSon, 其將在輸出端維持短路而不損害發明的電 路或產生 Vin 的系統。
     注意, 術語 “連接” 在本文中被廣泛地限定以包括額外的部件, 這些額外的部件可 以與 “連接” 是串聯或并聯, 但是不影響所描述的功能。
     例示性地, 使用比較器, 一個輸入端連接到 Vout 并且另一個輸入端連接到參考電 壓, 參考電壓可以通過控制器 ( 未示出 ) 設定。當在輸出端發生短路時, 比較器使傳輸 FET 截止并且使小 FET 導通。如上所述, 小 FET 可以被設計成通過呈現不損害產生 Vin 的系統或小 FET 的 RDSon 電阻 ( 或阻抗 ) 來經受住短路。
     到比較器的參考輸入限定了一個電壓電平, 如果通過高 Iout 將 Vout 降低到低于 參考電壓電平, 則比較器將觸發。 此舉就象短路那樣, 將使傳輸 FET 截止并且使小 FET 導通。 再次, 產生 Vin 的系統和發明的電路得到保護。
     注意, 在短路和高 Iout 起動保護情況下, 在情況緩解時, Vout 將回到高于參考電 壓的電平并且傳輸 FET 將導通而小 FET 將截止。
     本領域技術人員將明白, 盡管以下具體實施方式將參考說明性實施例、 附圖和使 用方法進行, 但是本發明不意圖被限制于這些實施例和使用方法。 相反, 本發明具有寬的范 圍并且意圖被限定為如所附的權利要求中闡述的。 附圖說明
     本發明以下描述引用附圖, 其中 : 圖 1 是具體實現本發明的示意性框圖。具體實施方式 圖 1 示出了本發明的一個實施例。這里, 傳輸 FET 2 被設置在 Vin 和 Vout 之間, 并且小 FET 4 被設置為與傳輸 FET 并聯。傳輸 FET 和小 FET 共享共同的漏極和源極連接, 但是柵極是分開的。在該實施例中, 晶體管是 NMOS 類型, 但是在某些應用中也可以使用其 它類型和極性。
     為了短路保護, 比較器 8 感測 Vout 與參考電壓 REF 的關系。在短路發生在負載 處時, Vout 變為約零電壓, 徹底低于 REF。比較器輸出變高, 使小 FET 4 導通, 由于小 FET 4 的高 RDSon(“導通” 電阻 ), 其將短路電流限制到非破壞性的電平。小 FET 的尺寸確定其 RDSon, 并且它可以被設計成足夠高以限制提供到短路的電流。同時, 比較器的高輸出也驅 動邏輯門 6 的一個輸入。邏輯門 6 的輸入上的高電平將傳輸 FET 2 的柵極驅動為低, 使傳 輸 FET 2 截止。
     對于通電起動電流, 進行類似的操作。 起初, Vout 在零伏或零伏附近。 在接通電力 時, 由于參考電壓 Ref 通常被較輕地負載, 所以參考電壓 Ref 將比 Vin 上升得更快。在該狀 態中, 隨著 Vin 上升, 通過高比較器輸出將小 FET 4 偏置為導通, 該高比較器輸出還經由邏 輯門 6 將傳輸 FET 2 偏置為截止。隨著 Vout( 隨著未示出的負載電容充電慢慢地 ) 上升, 它將達到且超過 Ref 電壓。小 FET 被截止而傳輸 FET 被導通, 其中 Vin 將負載電容器充電 到 Vin 電壓。通電起動電流被限制。
     在電路開始通電之后, 本發明檢測和并保護電路免受短路傷害。 如果檢測到短路, 例示性地, 小 FET 將被導通而傳輸 FET 將被截止。在消除短路時, 上述的通電起動操作再次 工作。
     如果期望單獨的檢測電平以區分起動檢測電平與短路保護電平, 則具有另一參考 電壓的另一比較器可以被使用并且邏輯上與小 FET 柵極驅動進行 “ORed( 或運算 )” 。
     在電力被施加之后并且沒有短路的正常操作期間, 小 FET 截止, 傳輸 FET 導通, 并 且發明的電路充當標準熱插拔控制器。在該條件中, 在圖 1 中, 比較器的輸出是低, 并且如 果 GATE 信號是高, 則邏輯門 6 的輸出將是高, 從而將傳輸 FET 2 驅動為導通。在該條件中,
     在檢測到短路時, 比較器的輸出將能夠使傳輸 FET 截止。比較器輸出將變高, 使傳輸 FET 2 截止并且使小 FET 4 導通。例示性地, GATE 信號充當使能信號, 該使能信號允許比較器控 制傳輸 FET。
     邏輯門 6 通過邏輯方程來表征, 其中 A 是比較器 8 的輸出, B 是 GATE信號。 “OUT” 驅動傳輸 FET 2 的柵極, 并且在 OUT 是高的時候, 傳輸 FET 2 導通。因此, 傳 輸 FET 2 導通的唯一條件是比較器 8 的輸出 (A) 是低并且 GATE 信號 (B) 是高。信號 B 變 低或者 A 變高將使傳輸 FET 2 截止。
     由于比較器用于短路和通電起動電流, 所以在任一條件發生時, 傳輸 FET 2 被截 止而小 FET 4 被導通。在短路被消除時, Vout 將升到 REF 之上并且恢復正常操作。正常的 情況是, 在比較器的輸出是低的時候, 傳輸 FET 2 被導通而小 FET 4 被截止 ( 再次假設 GATE 信號是高 )。
     圖 1 的電路允許控制器 ( 未示出 ) 設定 REF 電壓電平以編程本發明的該實施例。 實際上, 可以根據設計者的決定改變設定。另外, 控制器可以將 GATE 信號驅動為低, 以使傳 輸 FET 2 截止。
     小 FET 可以僅稍微小于傳輸 FET 的尺寸, 例如為傳輸 FET 的尺寸的 60%, 但典型 地, 小 FET 的尺寸是傳輸 FET 的尺寸的約 1%。例如, 傳輸 FET 的 RDSon 可以是約 0.1 歐姆, 而小 FET 的 RDSon 可以是約 10 歐姆。尺寸決定了短路電流電平和所傳輸的持續通電起動 電流的電平。
     應當理解, 上述實施例在本文中被給出作為實例并且其許多變型和替代是可能 的。因此, 應當寬廣地將本發明視為僅如以下所附權利要求中闡述的限定。

關 鍵 詞:
用于 清除 起動 電流 限制 短路 技術
  專利查詢網所有資源均是用戶自行上傳分享,僅供網友學習交流,未經上傳用戶書面授權,請勿作他用。
關于本文
本文標題:用于清除起動電流限制和短路電流限制的技術.pdf
鏈接地址:http://www.rgyfuv.icu/p-6420213.html
關于我們 - 網站聲明 - 網站地圖 - 資源地圖 - 友情鏈接 - 網站客服客服 - 聯系我們

[email protected] 2017-2018 zhuanlichaxun.net網站版權所有
經營許可證編號:粵ICP備17046363號-1 
 


收起
展開
山东11选5中奖结果走势图